搜索结果

找到约 26,549 项符合 时钟软件 的查询结果

模拟电子 数字钟实验电路的设计与仿真

基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在LED数码管上以数字的形式显示时、分、秒时间。
https://www.eeworm.com/dl/571/20848.html
下载: 201
查看: 1061

模拟电子 时钟抖动和相位噪声对采样系统的影响

如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。 ...
https://www.eeworm.com/dl/571/21059.html
下载: 61
查看: 1155

模拟电子 时钟抖动时域分析(下)

时钟抖动时域分析(下):
https://www.eeworm.com/dl/571/21062.html
下载: 114
查看: 1027

模拟电子 5 Gsps高速数据采集系统的设计与实现

以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基 ...
https://www.eeworm.com/dl/571/21287.html
下载: 163
查看: 1077

模拟电子 使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时 ...
https://www.eeworm.com/dl/571/21401.html
下载: 197
查看: 1050

模拟电子 时钟分相技术应用

摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高 ...
https://www.eeworm.com/dl/571/21436.html
下载: 29
查看: 1050

教程资料 揭密PROTEL DXP软件的PCB设计技巧

Protel DXP 是第一个将所有设计工具集于一身的板级设计系统,电子设计者从最初的项目模块规划到最终形成生产数据都可以按照自己的设计方式实现。Protel DXP 运行在优化的设计浏览器平台上,并且具备当今所有先进的设计特点,能够处理各种复杂的 PCB设计过程。Protel DXP 作为一款新推出的电路设计软件,在前版本的基础上增 ...
https://www.eeworm.com/dl/Protel/doc/21523.html
下载: 184
查看: 1055

PCB相关 好用PCB中文电路设计软件

PCB设计软件
https://www.eeworm.com/dl/501/21663.html
下载: 125
查看: 1053

PCB相关 AD9软件下载

一直觉得我们电子发烧友缺乏这款基础软件,所以就上传了,破解文件网上一搜就有,有心的也可以找我要
https://www.eeworm.com/dl/501/21794.html
下载: 165
查看: 1161

PCB相关 正版免费的pcb软件designspark pcb入门教程T05_ 添加运算放大器

一款真正免费的pcb设计软件。系统构建于集成设计环境之上,提供从捕获原理图到印刷电路板 (PCB) 的设计和布局所需的全部工具
https://www.eeworm.com/dl/501/21835.html
下载: 102
查看: 1065