搜索结果
找到约 7,285 项符合
时钟接 的查询结果
按分类筛选
- 全部分类
- 技术资料 (43)
- 单片机编程 (28)
- 单片机开发 (28)
- 学术论文 (12)
- VIP专区 (9)
- 其他 (8)
- 可编程逻辑 (5)
- VHDL/FPGA/Verilog (5)
- 汇编语言 (4)
- PCB相关 (3)
- 嵌入式/单片机编程 (3)
- DSP编程 (3)
- 嵌入式综合 (2)
- 其他 (2)
- 微处理器开发 (2)
- 技术教程 (1)
- ARM (1)
- 技术书籍 (1)
- 模拟电子 (1)
- 电源技术 (1)
- 教程资料 (1)
- C/C++语言编程 (1)
- Linux/Unix编程 (1)
- 人物传记/成功经验 (1)
- 其他嵌入式/单片机内容 (1)
- VxWorks (1)
- 文件格式 (1)
- 软件工程 (1)
- 中间件编程 (1)
- 接口技术 (1)
- 软件 (1)
- 源码 (1)
- 经验 (1)
- 精品软件 (1)
可编程逻辑 基于FPGA的时钟跟踪环路的设计
提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 基于FPGA的光纤通信系统中帧同步头检测设计
为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从 ...
可编程逻辑 通用阵列逻辑GAL实现基本门电路的设计
通用阵列逻辑GAL实现基本门电路的设计
一、实验目的
1.了解GAL22V10的结构及其应用;
2.掌握GAL器件的设计原则和一般格式;
3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计;
4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。
二、实验原理
1. 通用阵列逻辑GAL22V10
通用阵列逻辑GAL是由可编程的与阵列、固定( ...
可编程逻辑 信号完整性知识基础(pdf)
现代的电子设计和芯片制造技术正在飞速发展,电子产品的复杂度、时钟和总线频率等等都呈快速上升趋势,但系统的电压却不断在减小,所有的这一切加上产品投放市场的时间要求给设计师带来了前所未有的巨大压力。要想保证产品的一次性成功就必须能预见设计中可能出现的各种问题,并及时给出合理的解决方案,对于高速的数字电路 ...
可编程逻辑 PCB布线原则
PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了 ...
可编程逻辑 HyperLynx仿真软件在主板设计中的应用
信号完整性问题是高速PCB 设计者必需面对的问题。阻抗匹配、合理端接、正确拓扑结构解决信号完整性问题的关键。传输线上信号的传输速度是有限的,信号线的布线长度产生的信号传输延时会对信号的时序关系产生影响,所以PCB 上的高速信号的长度以及延时要仔细计算和分析。运用信号完整性分析工具进行布线前后的仿真对于保证信 ...
工控技术 A0468_在TD文本显示器上显示实时时钟(含视频)
TD 文本显示器上显示实时时钟
接口技术 FLASH短接图(解决U盘
FLASH短接图
仿真技术 单片机12864液晶时钟显示程序
12864液晶时钟显示程序
LCD 地址变量
;**************变量的定义*****************
RS             BIT      P2.0            ;LCD数据/命令选择端(H/L)
RW &nb ...