搜索结果

找到约 4,619 项符合 时钟振荡器 的查询结果

C/C++语言编程 1602与DS1302时钟

1602与DS1302时钟
https://www.eeworm.com/dl/503/37250.html
下载: 183
查看: 1113

C/C++语言编程 最新发布AD9850模块相关资料125M参考时钟

最新发布AD9850模块相关资料125M参考时钟
https://www.eeworm.com/dl/503/37319.html
下载: 44
查看: 1151

开发工具 单片机12864液晶时钟显示程序

12864液晶时钟显示程序 LCD 地址变量 ;**************变量的定义***************** RS             BIT      P2.0            ;LCD数据/命令选择端(H/L) RW &nb ...
https://www.eeworm.com/dl/550/37622.html
下载: 193
查看: 1038

可编程逻辑 FPGA用VHDL语言编写24小时时钟

简单明了的VHDL程序实现24小时计时时钟!
https://www.eeworm.com/dl/kbcluoji/38816.html
下载: 30
查看: 1034

可编程逻辑 FPGA全局时钟约束(Xilinx)

FPGA全局时钟约束(Xilinx)
https://www.eeworm.com/dl/kbcluoji/39502.html
下载: 190
查看: 1056

可编程逻辑 基于Altera 28nm FPGA的100-Gbit OTN复用转发器解决方案

  100-Gb光传送网(OTN)复用转发器   a. 提供连续数据范围在600 Mbps到14.1 Gbps之间的串行收发器,通过使用方便的部分重新配置功能支持多标准客户侧接口;   b. 44个独立发送时钟域,提高了时钟灵活性;   c. 收发器集成电信号散射补偿(EDC)功能,可直接驱动光模块(SFP+、SFP、QSFP、CFP);   d. ...
https://www.eeworm.com/dl/kbcluoji/39532.html
下载: 83
查看: 1040

可编程逻辑 WP370 -采用智能时钟门控技术降低动态开关功耗

    赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
https://www.eeworm.com/dl/kbcluoji/40138.html
下载: 156
查看: 1053

可编程逻辑 基于FPGA的时钟跟踪环路的设计

提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
https://www.eeworm.com/dl/kbcluoji/40230.html
下载: 104
查看: 1073

可编程逻辑 Xilinx FPGA全局时钟资源的使用方法

目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
https://www.eeworm.com/dl/kbcluoji/40274.html
下载: 98
查看: 1070

可编程逻辑 PCB布线原则

PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了 ...
https://www.eeworm.com/dl/kbcluoji/40424.html
下载: 47
查看: 1064