搜索结果

找到约 4,619 项符合 时钟振荡器 的查询结果

单片机编程 MSP430系列超低功耗16位单片机原理与应用

MSP430系列超低功耗16位单片机原理与应用TI公司的MSP430系列微控制器是一个近期推出的单片机品种。它在超低功耗和功能集成上都有一定的特色,尤其适合应用在自动信号采集系统、液晶显示智能化仪器、电池供电便携式装置、超长时间连续工作设备等领域。《MSP430系列超低功耗16位单片机原理与应用》对这一系列产品的原理、结构 ...
https://www.eeworm.com/dl/502/31130.html
下载: 157
查看: 1249

单片机编程 MSP430系列flash型超低功耗16位单片机

MSP430系列flash型超低功耗16位单片机MSP430系列单片机在超低功耗和功能集成等方面有明显的特点。该系列单片机自问世以来,颇受用户关注。在2000年该系列单片机又出现了几个FLASH型的成员,它们除了仍然具备适合应用在自动信号采集系统、电池供电便携式装置、超长时间连续工作的设备等领域的特点外,更具有开发方便、可以现 ...
https://www.eeworm.com/dl/502/31150.html
下载: 39
查看: 1155

单片机编程 PIC单片机基础知识

◆ PIC系列单片机简介 ◆ PIC系列单片机程序设计基础 ◆ PIC 8位单片机的分类和特点(一) ◆ PIC 8位单片机的分类和特点(二) ◆ PIC系列单片机的振荡器配置方法 ◆ PIC 8位单片机的基本组成 ◆ PIC 8位单片机的汇编语言 ◆ PIC 8位单片机16F8X系列简介 ◆ PIC 8位8脚单片机12C5××和12CE5××系列的特点 ◆ PIC 8位单片 ...
https://www.eeworm.com/dl/502/31460.html
下载: 107
查看: 1072

单片机编程 USB摄像头微处理器硬件设计

USB2.0 摄像头微处理器支持高速USB2.0 接口,内嵌强劲的图像后处理单元,JPEG 高速编译码器,支持高达200 万像素的CMOS 传感器接口和CCD 传感器接口,处理器设计的产品可以实现独特的运动监测功能与脸部追踪功能,这不仅大大加强了显示效果,提高了画面的品质,更拓展了PC 摄像头的应用领域,如增强的实时视频聊天功能和门 ...
https://www.eeworm.com/dl/502/31591.html
下载: 150
查看: 1089

单片机编程 PIC系列单片机手册

PIC系列单片机手册 第1 章 简介 1-1简介 ................................................................................................................................................................. 1-2本手册的宗旨 .................................................................................... ...
https://www.eeworm.com/dl/502/31686.html
下载: 103
查看: 1135

教程资料 FPGA用VHDL语言编写24小时时钟

简单明了的VHDL程序实现24小时计时时钟!
https://www.eeworm.com/dl/fpga/doc/32111.html
下载: 60
查看: 1035

教程资料 FPGA全局时钟约束(Xilinx)

FPGA全局时钟约束(Xilinx)
https://www.eeworm.com/dl/fpga/doc/32355.html
下载: 193
查看: 1252

教程资料 基于Altera 28nm FPGA的100-Gbit OTN复用转发器解决方案

  100-Gb光传送网(OTN)复用转发器   a. 提供连续数据范围在600 Mbps到14.1 Gbps之间的串行收发器,通过使用方便的部分重新配置功能支持多标准客户侧接口;   b. 44个独立发送时钟域,提高了时钟灵活性;   c. 收发器集成电信号散射补偿(EDC)功能,可直接驱动光模块(SFP+、SFP、QSFP、CFP);   d. ...
https://www.eeworm.com/dl/fpga/doc/32372.html
下载: 164
查看: 1045

教程资料 WP370 -采用智能时钟门控技术降低动态开关功耗

    赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...
https://www.eeworm.com/dl/fpga/doc/32629.html
下载: 86
查看: 1058

教程资料 基于FPGA的时钟跟踪环路的设计

提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
https://www.eeworm.com/dl/fpga/doc/32648.html
下载: 85
查看: 1065