搜索结果
找到约 5,036 项符合
时钟恢复 的查询结果
按分类筛选
单片机编程 Stellaris系列微控制器的时钟
应用软件根据BYPASS信号的值来决定是否使用PLL。如果使用PLL,那么它总是输出一个200MHz的时钟信号,并且联合系统分频器(SYSDIV)共同产生系统时钟。馈送到PWM模块的时钟由系统时钟提供。如果应用中需要较低的PWM时钟,那么在时钟信号到达PWM模块前可以使用PWM分频器(PWMDIV)先分频。ADC时钟使用一个时钟源(source)为2 ...
单片机编程 SPMC75F2413A单片机载保护输入的使用
过载保护输入的使用:SPMC75F2413A芯片包含有过载保护电路。当过载保护输入引脚(OL)拉低时,该电路开始工作。过载保护输入信号通过FCK/4时钟采样。采样个数可以从0到15。有三种方法可以解除过载保护:由定时器比较匹配释放,延时释放或自动释放。当过载保护输入已经恢复高电平使可以使用以上三种方法释放。在过载保护期间可 ...
单片机编程 时钟和低功耗模式
时钟和低功耗模式片内集成有PLL(锁相环)电路。外接的基准晶体+PLL(锁相环)电路共同组成系统时钟电路。有关引脚:XTAL1/CLKIN:外接的基准晶体到片内振荡器输入引脚;如使用外部振荡器,外部振荡器的输出必须接该脚。XTAL2:片内PLL振荡器输出引脚;CLKOUT/IOPE0:该脚可作为时钟输出或通用IO脚;可用来输出CPU时钟或看门狗 ...
单片机编程 多功能高集成外围器件
 多功能高集成外围器件6. 1  多功能高集成外围器件82371PCI的英文名称:Peripheral Component Interconnect (外围部件互联PCI总线);82371是PCI总线组件。ISA是:Industry Standard Architecture(工业标准体系结构)IDE是 (Integrated Device Electronics)集成电路设备简称PIIX4PIIX4器件(芯片)的特点1、 ...
单片机编程 PCF8563 实时时钟日历芯片选型指南
PCF8563 是低功耗的CMOS 实时时钟日历芯片.它提供一个可编程时钟输出一个中断输出和掉电检测器.所有的地址和数据通过I2C 总线接口串行传递最大总线速度为400Kbits/s 每次读写数据后内嵌的字地址寄存器会自动产生增量.2 特性􀁺􀀃 低工作电流典型值为0.25 A VDD=3.0V Tamb=25 时;􀁺􀀃 世纪标 ...
单片机编程 单片机应用技术选编9
单片机应用技术选编(9) 目录 第一章 专题论述1.1 集成电路进入片上系统时代(2)1.2 系统集成芯片综述(10)1.3 Java嵌入技术综述(18)1.4 Java的线程机制(23)1.5 嵌入式系统中的JTAG接口编程技术(29)1.6 EPAC器件技术概述及应用(37)1.7 VHDL设计中电路简化问题的探讨(42)1.8 8031芯片主要模块的VHDL描述与仿真(48)1.9 ISP技术在 ...
单片机编程 单片机应用系统抗干扰技术
单片机应用系统抗干扰技术:第1章 电磁干扰控制基础.
1.1 电磁干扰的基本概念1
1.1.1 噪声与干扰1
1.1.2 电磁干扰的形成因素2
1.1.3 干扰的分类2
1.2 电磁兼容性3
1.2.1 电磁兼容性定义3
1.2.2 电磁兼容性设计3
1.2.3 电磁兼容性常用术语4
1.2.4 电磁兼容性标准6
1.3 差模干扰和共模干扰8
1.3.1 差模干扰8
1.3 ...
教程资料 FPGA用VHDL语言编写24小时时钟
简单明了的VHDL程序实现24小时计时时钟!
教程资料 FPGA全局时钟约束(Xilinx)
FPGA全局时钟约束(Xilinx)
教程资料 WP370 -采用智能时钟门控技术降低动态开关功耗
 
赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下 ...