搜索结果
找到约 7,982 项符合
时钟器件 的查询结果
按分类筛选
学术论文 FPGA内嵌200MHz低噪声锁相环时钟发生器
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出 ...
教程资料 常用数字逻辑功能都在CPLD器件上用VHDL语言实现
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点 ...
教程资料 计PLD/FPGA时通常采用几种时钟类型
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、 ...
PCB相关 I2C总线器件在高抗干扰系统中的应用
I2C总线器件在高抗干扰系统中的应用:
摘要:本文先对I2C总线协议进行了简要叙述,然后介绍了一些常用的抗干扰措施,最后提供了一个利用I2C总线器件24WC01组成的高抗干扰应用方案。
一、I2C总线概述
I2C总线是一双线串行总线,它提供一小型网络系统为总线上的电路共享公共的总线。总线上的器件有单片机LCD驱动器以及E2P ...
单片机编程 多功能高集成外围器件
 多功能高集成外围器件6. 1  多功能高集成外围器件82371PCI的英文名称:Peripheral Component Interconnect (外围部件互联PCI总线);82371是PCI总线组件。ISA是:Industry Standard Architecture(工业标准体系结构)IDE是 (Integrated Device Electronics)集成电路设备简称PIIX4PIIX4器件(芯片)的特点1、 ...
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 基于GAL器件的步进电机控制器的研究与设计
基于GAL器件的步进电机控制器的研究与设计
采用GAL控制脉冲分配的逻辑设计
若采用集成电路芯片来实现三相六拍步进电机的
控制,所用器件较多! 电路一般比较复杂# 为了满足电机
转速的二分频! 在同一时钟频率控制下! 必须利用一个
3 型触发器! 通过; 参与组合逻辑来实现# 其逻辑电路
如图D 所示# ;H 为控制信号! ...
可编程逻辑 I2C总线器件在高抗干扰系统中的应用
I2C总线器件在高抗干扰系统中的应用:
摘要:本文先对I2C总线协议进行了简要叙述,然后介绍了一些常用的抗干扰措施,最后提供了一个利用I2C总线器件24WC01组成的高抗干扰应用方案。
一、I2C总线概述
I2C总线是一双线串行总线,它提供一小型网络系统为总线上的电路共享公共的总线。总线上的器件有单片机LCD驱动器以及E2P ...
汇编语言 X1205 是一个带有时钟 振荡器用一个外部的 这样除去了外部的离散元件和一个调整电容 实时时钟用分别的时 存器日历可正确通过2099 年 强大的双报警功能 每个星期二或三月21日上午5:
X1205 是一个带有时钟
振荡器用一个外部的
这样除去了外部的离散元件和一个调整电容
实时时钟用分别的时
存器日历可正确通过2099 年
强大的双报警功能
每个星期二或三月21日上午5:23均可
件的中断IRQ 管脚
该器件提供一个备份电源输入脚V
整个X1205器件的工作电压范围为2.7 V至5.5V 电
到1.8V(待机模式)
引脚排列图
串行 ...