搜索结果
找到约 6,190 项符合
时钟同步 的查询结果
按分类筛选
- 全部分类
- 技术资料 (33)
- 学术论文 (27)
- 单片机编程 (21)
- VHDL/FPGA/Verilog (15)
- 单片机开发 (14)
- VIP专区 (10)
- 模拟电子 (6)
- 可编程逻辑 (6)
- 教程资料 (5)
- 嵌入式/单片机编程 (5)
- 通信网络 (4)
- 其他书籍 (4)
- 接口技术 (3)
- 技术书籍 (2)
- PCB相关 (2)
- 嵌入式综合 (2)
- 汇编语言 (2)
- FlashMX/Flex源码 (2)
- 文章/文档 (2)
- 电子书籍 (2)
- 其他 (2)
- Java编程 (2)
- 操作系统开发 (2)
- 资料/手册 (1)
- 电源技术 (1)
- C/C++语言编程 (1)
- GPS编程 (1)
- Applet (1)
- 通讯/手机编程 (1)
- Windows Mobile (1)
- 其他嵌入式/单片机内容 (1)
- 串口编程 (1)
- 网络 (1)
- 数据结构 (1)
- 微处理器开发 (1)
- uCOS (1)
- matlab例程 (1)
- 书籍源码 (1)
- PCB图/BOM单/原理图 (1)
- 电子大赛 (1)
- 应用设计 (1)
- 源码 (1)
学术论文 四路同步数据采集和处理系统的设计
数字信号处理是信息科学中近几十年来发展最为迅速的学科之一。常用的实现高速数字信号处理的器件有DSP和FPGA。FPGA具有集成度高、逻辑实现能力强、速度快、设计灵活性好等众多优点,尤其在并行信号处理能力方面比DSP更具优势。在信号处理领域,经常需要对多路信号进行采集和实时处理,为解决这一问题,本文设计了基于FPGA的 ...
学术论文 应用于十万门FPGA的全数字锁相环设计
在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
学术论文 基于FPGA的GPS定位信息处理系统设计
随着GPS(Global Positioning System)技术的不断发展和成熟,其全球性、全天候、低成本等特点使得GPS接收机的用户数量大幅度增加,应用领域越来越广。但由于定位过程中各种误差源的存在,单机定位精度受到影响。目前常从两个方面考虑减小误差提高精度:①用高精度相位天线、差分技术等通过提高硬件成本获取高精度;②针对误 ...
学术论文 基于FPGA的OFDM基带系统研究
近几年来,OFDM技术引起了人们的广泛注意,根据这项新技术,很多相关协议被提出来。其中WiMax代表空中接口满足IEEE802.16标准的宽带无线通信系统,IEEE标准在2004年定义了空中接口的物理层(PHY),即802.16d协议。该协议规定数据传输采用突发模式,调制方式采用OFDM技术,传输速率较高且实现方便、成本低廉,已经成为首先推 ...
技术书籍 [时钟书籍]Digital Clocks for Synchronization and Communications
·[时钟书籍]Digital Clocks for Synchronization and Communications
电机控制 永磁同步伺服电机(PMSM) 驱动器设计原理
·永磁交流伺服系统的驱动器经历了模拟式、模拟数字混合式的发展后,目前已经进入了全数字的时代。全数字伺服驱动器不仅克服了模拟式伺服的分散性大、零漂、低可靠性等缺点,还充分发挥了数字控制在控制精度上的优势和控制方法的灵活,使伺服驱动器不仅结构简单,而且性能更加可靠。现在,高性能的伺服系统大多数采用永磁交 ...
技术书籍 硬件工程师手册
目 录
第一章 概述 3
第一节 硬件开发过程简介 3
§1.1.1 硬件开发的基本过程 4
§1.1.2 硬件开发的规范化 4
第二节 硬件工程师职责与基本技能 4
§1.2.1 硬件工程师职责 4
§1.2.1 硬件工程师基本素质与技术 5
第二章 硬件开发规范化管理 5
第一节 硬件开发流程 5
§3.1.1 硬件开发流程文件介绍 5
§3.2.2 硬 ...
电机控制 永磁同步电机伺服系统功率主回路的设计
·永磁同步电机伺服系统功率主回路的设计
电机控制 基于Matlab/Simulink 的永磁同步电机(PMSM )矢量控制仿真
·基于Matlab/Simulink 的永磁同步电机(PMSM )矢量控制仿真
学术论文 用Xilinx_FPGA实现DDR_SDRAM控制器
·摘要:  DDB SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成与DSP、FPGA之间的通信.由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDRSDRAM控制器.该DDR SDRAM控制器采用直接时钟数据捕获技术,本文将重点阐述该技术.  ...