搜索结果
找到约 5,572 项符合
时钟发生器 的查询结果
按分类筛选
单片机开发 msp430单片机汇编语言时钟源程序.平台为IAR.
msp430单片机汇编语言时钟源程序.平台为IAR.
单片机开发 ds1302时钟芯片应用
ds1302时钟芯片应用,设置、读出,单片机汇编语言实现
其他书籍 #include "intrins.h" unsigned char SystemError sbit SCL= P1^6 //定义串行时钟线所在口 使用时根据自己的需要 sbit SDA=
#include "intrins.h"
unsigned char SystemError
sbit SCL= P1^6 //定义串行时钟线所在口 使用时根据自己的需要
sbit SDA= P1^7 //定义串行数据线所在口 使用时根据自己的需要
#define SomeNOP() {_nop_() _nop_() _nop_() _nop_() }
uCOS uCOSII 外围接口程序源代码 包括LCD LED 定时器 时钟等
uCOSII 外围接口程序源代码 包括LCD LED 定时器 时钟等
DSP编程 在C5000系列DSP上实现正弦波发生器
在C5000系列DSP上实现正弦波发生器
单片机开发 摘 要: 本文件是C8051单片机I2C总线时钟读写程序
摘 要: 本文件是C8051单片机I2C总线时钟读写程序,使用时将跳线器JP5短接,使用外部22.1184MHz
功能:。按 A 键从时钟芯片读取当前时间,
并在LCD上显示。按"F"返回显示待机界面。
嵌入式/单片机编程 2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA
2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA 为数字平台,将微处理器、总线、数字频率合成器、存储器和 I/O 接口等硬件设备集中在一片 FPGA 上,利用直接数字频率合成技术、数字调制技术实现所要求波形的产生 ...
中间件编程 POWERBUILDER9.0 编程修改PC机 系统时钟及日期
POWERBUILDER9.0 编程修改PC机 系统时钟及日期
数学计算 以前在网上搜到的一个随机数发生器
以前在网上搜到的一个随机数发生器,支持常用分布的随机数发生
VHDL/FPGA/Verilog right.vhd 序列发生器 s_machine.vhd 序列检测器 波形图.doc 程序运行波形
right.vhd 序列发生器
s_machine.vhd 序列检测器
波形图.doc 程序运行波形