搜索结果
找到约 5,572 项符合
时钟发生器 的查询结果
按分类筛选
其他 简单微型计算机设计 设计一个8088系统
简单微型计算机设计
设计一个8088系统,要求接成最大模式。地址锁存器选用74LS373,数据总线收发器用选用74LS245,时钟发生器选用8284,中断控制器选用8259A,总线控制器选用8288。
技术资料 AD9854中文资料
·300M内部时钟频率
·可进行频移键控(FSK),二元相移键控(BPSK),相移键控(PSK),脉冲调频(CHIRP),振幅调制(AM)操作
·正交的双通道12位D/A转换器
·超高速比较器,3皮秒有效抖动偏差
·外部动态特性:
80
dB无杂散动态范围(SFDR)@ 100 MHz (±1 MHz) AOUT
·4倍到20倍可编程基准时钟乘 ...
技术资料 一种基于高速超微型单片机的CCD驱动电路设计
CCD作为一种光电转换器件,由于其具有精度高、分辨率好、性能稳定等特点,目前广泛应用于图像传感和非接触式测量领域。在CCD应用技术中,最关键的两个问题是CCD驱动时序的产生和CCD输出信号的处理。对于CCD输出信号,可以根据CCD像素频率和输出信号幅值来选择合适的片外或片内模数转换器;而对于CCD驱动时序,则有几类常用 ...
技术资料 MIPI调试总结 For Lattice FPGA
文将简要地介绍基于Lattice FPGA(XO2/XO3/ECP3/ECP5/CrossLink)器件的,MIPI CSI/DSI调试心得。如有不足,请指正。第一步、确认硬件设计、接口连接1.1、可以使用示波器测量相关器件的MIPI输出信号(可分别在靠近输出端和靠近接收器件接收端测量,进而分析信号传输问题),来确认信号连接是否正常;1.2、如信号质量较差( ...
教程资料 基于FPGA和PLL的函数信号发生器时钟部分的实现
基于FPGA和PLL的函数信号发生器时钟部分的实现
VHDL/FPGA/Verilog 彩条信号发生器使用说明 使用模块有:VGA接口、脉冲沿模块、时钟源模块。 使用步骤: 1. 打开电源+5V 2. 信号连接
彩条信号发生器使用说明
使用模块有:VGA接口、脉冲沿模块、时钟源模块。
使用步骤:
1. 打开电源+5V
2. 信号连接,按下表将1K30信号与实际模块连接好。
3. 1K30板连接好并口线,并将程序加载。
4. 将彩色显示器的线与VGA接口连接好。
5. 彩条信号就可以在显示器中产生,通过脉冲沿模块按键MS1可以改变产生彩条的 ...
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
VHDL/FPGA/Verilog 基于FPGA和PLL的函数信号发生器时钟部分的实现
基于FPGA和PLL的函数信号发生器时钟部分的实现
VHDL/FPGA/Verilog DEMO2 数码管扫描显示电路/DEMO4 计数时钟 DEMO5 键盘扫描设计/DEMO6 波形发生器/DEMO7 用DAC实现电压信号检测/DEMO8 ADC电压测量/DEMO9 液晶驱动电路设计
DEMO2 数码管扫描显示电路/DEMO4 计数时钟
DEMO5 键盘扫描设计/DEMO6 波形发生器/DEMO7 用DAC实现电压信号检测/DEMO8 ADC电压测量/DEMO9 液晶驱动电路设计
单片机开发 本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL
本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。