搜索结果
找到约 1,079 项符合
时序 的查询结果
按分类筛选
- 全部分类
- 学术论文 (184)
- 单片机开发 (124)
- VHDL/FPGA/Verilog (90)
- 单片机编程 (88)
- 技术资料 (80)
- 可编程逻辑 (48)
- 教程资料 (46)
- 其他书籍 (41)
- 嵌入式/单片机编程 (40)
- 其他 (27)
- VIP专区 (24)
- 系统设计方案 (17)
- 微处理器开发 (15)
- 其他嵌入式/单片机内容 (13)
- DSP编程 (12)
- 模拟电子 (11)
- 软件设计/软件工程 (10)
- 电源技术 (9)
- 电子书籍 (9)
- PCB相关 (8)
- 通讯编程文档 (8)
- 文章/文档 (8)
- 技术教程 (7)
- 技术书籍 (7)
- 接口技术 (7)
- 教程资料 (6)
- 传感与控制 (6)
- 嵌入式综合 (6)
- 文件格式 (6)
- 精品软件 (6)
- ALTERA FPGA开发软件 (5)
- 汇编语言 (5)
- Linux/Unix编程 (5)
- 测试测量 (4)
- 技术管理 (4)
- 教程 (4)
- 源码 (4)
- 通信网络 (3)
- 无线通信 (3)
- 工控技术 (3)
- 仿真技术 (3)
- matlab例程 (3)
- 嵌入式Linux (3)
- 数值算法/人工智能 (3)
- Java编程 (3)
- 书籍源码 (3)
- 笔记 (3)
- 经验 (3)
- 其他文档 (2)
- 资料/手册 (2)
- 开发工具 (2)
- USB编程 (2)
- 压缩解压 (2)
- 并行计算 (2)
- 操作系统开发 (2)
- 百货/超市行业 (2)
- 软件工程 (2)
- 教育系统应用 (2)
- 电子技术 (2)
- 书籍 (2)
- 实用电子技术 (1)
- C/C++语言编程 (1)
- 经验分享 (1)
- 行业应用文档 (1)
- XILINX FPGA开发软件 (1)
- 教材/考试/认证 (1)
- 教程资料 (1)
- Mentor (1)
- ARM (1)
- 视频教程 (1)
- 通讯/手机编程 (1)
- 人工智能/神经网络 (1)
- Java书籍 (1)
- 驱动编程 (1)
- 中间件编程 (1)
- 串口编程 (1)
- 电子政务应用 (1)
- MTK (1)
- 编辑器/阅读器 (1)
- VC书籍 (1)
- 3G开发 (1)
- Matlab (1)
- 电子书籍 (1)
- VHDL/Verilog/EDA源码 (1)
- 其他 (1)
- 论文 (1)
- 手册 (1)
- 应用设计 (1)
单片机开发 内部定时器与中断实验 由8051内部定时器0按方式1工作
内部定时器与中断实验
由8051内部定时器0按方式1工作,即作为16位定时器使用,每0.1秒钟T0溢出中断一次。要求编写程序模拟循环彩灯。彩灯变化花样为:由中间(L4、L5)两位开始向两侧依次累加点亮;全亮后由中间(L4、L5)两位开始向两侧依次累加熄灭;全灭后由两边(L1、L8)两位向中间依次累加点亮;全亮后由两边(L1、L ...
USB编程 很难找的一个data sheet
很难找的一个data sheet,有关TCD1206的时序和操作说明,共享是一种快乐
单片机开发 简单的数字电路设计
简单的数字电路设计,全部由分立的IC实现,实物已经做出过。实现两个四位二进制数相加,和一个四位二进制移位的功能。仿照MCU指令进行设计,有2位二进制操作码,8位输入和5位输出端,内部时钟控制电路。对于了解8位或者16位的MCU指令时序逻辑有点帮助. ...
书籍源码 纯组合逻辑构成的乘法器虽然工作速度比较快
纯组合逻辑构成的乘法器虽然工作速度比较快,但过于占用硬件资源,难以实现宽位乘法器,基于PLD器件外接ROM九九表的乘法器则无法构成单片系统,也不实用。这里介绍由八位加法器构成的以时序逻辑方式设计的八位乘法器,具有一定的实用价值,而且由FPGA构成实验系统后,可以很容易的用ASIC大型集成芯片来完成,性价比高,可操 ...
系统设计方案 IDT7132/7142 是一种高速 2k×8 双端口静态 RAM
IDT7132/7142 是一种高速 2k×8 双端口静态 RAM,它拥有两套完全独立的
数据、地址和读写控制线。文中分析了双端口 RAM(DPRAM)的设计方案。并
以 IDT7132/7142 为例介绍了双端口 RAM 的时序、竞争和并行通讯接口设计以及
雷达仿真平台中的应用。 ...
其他书籍 华为 FPGA 设计高级技巧 Xilinx 篇
华为 FPGA 设计高级技巧 Xilinx 篇,
涉及 FPGA 综合、时序优化、编码风格
单片机开发 利用GM814X扩串口
利用GM814X扩串口,由于SPI时序比较简单,因此主机的选择比较灵活,可以选用具备SPI接口的MCU实现,也可以用普通MCU模拟SPI接口实现
VHDL/FPGA/Verilog 部分电路模块的VHDL代码
部分电路模块的VHDL代码,包括组合逻辑与时序逻辑电路
VHDL/FPGA/Verilog 简单数字系统的VHDL代码
简单数字系统的VHDL代码,综合了组合,时序,和状态机