搜索结果

找到约 1,079 项符合 时序 的查询结果

按分类筛选

显示更多分类

其他书籍 数字系统设计基础教程 本书将数字系统作为一个整体的系统

数字系统设计基础教程 本书将数字系统作为一个整体的系统,并按层次结构对数字系统进行划分和论述。论题涉及了数字系统技术的各个方面,如:数制、编码、布尔代数、逻辑门、组合逻辑设计、时序电路、VHDL基本概念、VLSI设计基本概念、CMOS逻辑电路和硅芯片、存储器部件、计算机原理和计算机体系结构基础知识等等。本书将传 ...
https://www.eeworm.com/dl/542/372314.html
下载: 90
查看: 1055

VHDL/FPGA/Verilog DDS原理介绍

DDS原理介绍,里面是有时序图和系统设计!
https://www.eeworm.com/dl/663/372672.html
下载: 55
查看: 1020

嵌入式/单片机编程 本模拟I2C软件包包含了I2C操作的底层子程序

本模拟I2C软件包包含了I2C操作的底层子程序,使用前要定义 好SCL和SDA。在标准8051模式(12 Clock)下,对主频要求是不高于12MHz(即1个 机器周期1us) 若Fosc>12MHz则要增加相应的NOP指令数。(总线时序符合I2C标 准模式,100Kbit/S)。
https://www.eeworm.com/dl/647/373089.html
下载: 55
查看: 1039

汇编语言 ds1820的汇编语言控制温度

ds1820的汇编语言控制温度,用单片机52系列实现,对时序又严格要求
https://www.eeworm.com/dl/644/373416.html
下载: 82
查看: 1061

其他书籍 光速已经太慢了

光速已经太慢了,当前大规模生产的普通数字电路要求时序控制达到皮秒的范围。光 从人的鼻子传输到耳朵所需要的时间大概为 100ps(在 100ps的时间里,光将传输 1.2 英寸)。这样级别的时序控制不但要维持在硅芯片里,而且还必须在级别更大的系统板上实现,比如一个计算机的主板。在这些系统中,将器件互连的导体不应再被看作 ...
https://www.eeworm.com/dl/542/373899.html
下载: 136
查看: 1048

串口编程 个人原创

个人原创,已经测试通过。功能:完成串行数据与RS232格式数据的收发转换,ST16C450+串并双向转换兼收发时序产生功能,优点:省去了传统的ST16C450需要CPU干预的缺点,简化设计, 纯硬件自动转换,缺点:忽略各种异常报警,适用于误码测试时使用(传输错误由误码测试功能模块完成检测)。 ...
https://www.eeworm.com/dl/624/375177.html
下载: 112
查看: 1023

百货/超市行业 您需要安装 MS SQL Server 2000 以及 Visual Basic 6.0 SP6

您需要安装 MS SQL Server 2000 以及 Visual Basic 6.0 SP6 ,否则也许会有某些地方出现问题,甚至无法调试。另外,您还需要进行以下步骤,才能顺利地调试源代码: 1) 进入“数据新建”目录,运行程序 数据新建.exe。该程序提供了一个简单的方法去新建程序需要的数据库和测试数据。在程序中填写正确的SQL服务器信息即可。 ...
https://www.eeworm.com/dl/673/376156.html
下载: 161
查看: 1070

单片机开发 MS P430 C 和汇编的嵌套采用C 语言进行程序设计,可大大提高软件开发效 率,增强代码的可靠性、可读性和可移植性,使设计者可以 将更多注意力集中在所需实现的功能上。16 位精简指令 集的M

MS P430 C 和汇编的嵌套采用C 语言进行程序设计,可大大提高软件开发效 率,增强代码的可靠性、可读性和可移植性,使设计者可以 将更多注意力集中在所需实现的功能上。16 位精简指令 集的MSP430 系列单片机,具有很强的处理能力,并具有 十进制加法指令和多条模拟指令。采用汇编语言能最大 限度发挥MSP430 的指令特性,提高执行效 ...
https://www.eeworm.com/dl/648/377965.html
下载: 198
查看: 1194

嵌入式/单片机编程 这是关于数字电路的ppt课件

这是关于数字电路的ppt课件,对于组合逻辑电路和时序逻辑电路都讲得比较清晰透彻。
https://www.eeworm.com/dl/647/377980.html
下载: 94
查看: 1066

VHDL/FPGA/Verilog Verilog作业 :自己写的源码输入

Verilog作业 :自己写的源码输入,补码输出的,由状态机控制的四位加法器,为保证时序,加法器模块为超前近位加法器,包含测试台,通过 Modelsim 、Synplify仿真。
https://www.eeworm.com/dl/663/379198.html
下载: 96
查看: 1042