搜索结果
找到约 1,079 项符合
时序 的查询结果
按分类筛选
- 全部分类
- 学术论文 (184)
- 单片机开发 (124)
- VHDL/FPGA/Verilog (90)
- 单片机编程 (88)
- 技术资料 (80)
- 可编程逻辑 (48)
- 教程资料 (46)
- 其他书籍 (41)
- 嵌入式/单片机编程 (40)
- 其他 (27)
- VIP专区 (24)
- 系统设计方案 (17)
- 微处理器开发 (15)
- 其他嵌入式/单片机内容 (13)
- DSP编程 (12)
- 模拟电子 (11)
- 软件设计/软件工程 (10)
- 电源技术 (9)
- 电子书籍 (9)
- PCB相关 (8)
- 通讯编程文档 (8)
- 文章/文档 (8)
- 技术教程 (7)
- 技术书籍 (7)
- 接口技术 (7)
- 教程资料 (6)
- 传感与控制 (6)
- 嵌入式综合 (6)
- 文件格式 (6)
- 精品软件 (6)
- ALTERA FPGA开发软件 (5)
- 汇编语言 (5)
- Linux/Unix编程 (5)
- 测试测量 (4)
- 技术管理 (4)
- 教程 (4)
- 源码 (4)
- 通信网络 (3)
- 无线通信 (3)
- 工控技术 (3)
- 仿真技术 (3)
- matlab例程 (3)
- 嵌入式Linux (3)
- 数值算法/人工智能 (3)
- Java编程 (3)
- 书籍源码 (3)
- 笔记 (3)
- 经验 (3)
- 其他文档 (2)
- 资料/手册 (2)
- 开发工具 (2)
- USB编程 (2)
- 压缩解压 (2)
- 并行计算 (2)
- 操作系统开发 (2)
- 百货/超市行业 (2)
- 软件工程 (2)
- 教育系统应用 (2)
- 电子技术 (2)
- 书籍 (2)
- 实用电子技术 (1)
- C/C++语言编程 (1)
- 经验分享 (1)
- 行业应用文档 (1)
- XILINX FPGA开发软件 (1)
- 教材/考试/认证 (1)
- 教程资料 (1)
- Mentor (1)
- ARM (1)
- 视频教程 (1)
- 通讯/手机编程 (1)
- 人工智能/神经网络 (1)
- Java书籍 (1)
- 驱动编程 (1)
- 中间件编程 (1)
- 串口编程 (1)
- 电子政务应用 (1)
- MTK (1)
- 编辑器/阅读器 (1)
- VC书籍 (1)
- 3G开发 (1)
- Matlab (1)
- 电子书籍 (1)
- VHDL/Verilog/EDA源码 (1)
- 其他 (1)
- 论文 (1)
- 手册 (1)
- 应用设计 (1)
嵌入式/单片机编程 FPDP总线标准由VME工业标准化组织制定
FPDP总线标准由VME工业标准化组织制定,能够在VME或VXI总线插板之间进行高速的数据传输。 FPDP总线标准不需要共享的底板上的总线,因此它不会争夺有限的底板带宽。
本文研究了FPDP总线接口电路的控制和实现。本文主要的工作如下:
1)提出了FPDP总线在物理层和数据链路层的实现方法,主要包括相应的数据时序信号和控制信号 ...
VHDL/FPGA/Verilog 本实验教程选用Xilinx公司的产品X9572
本实验教程选用Xilinx公司的产品X9572,与之配套的开发软件为ISE4.1i,可进行原理图的输入和VHDL硬件描述语言的输入,并且可利用Modelsim进行功能仿真和时序仿真。
DSP编程 在ccs中调试DSP外部存储sdram的反色代码
在ccs中调试DSP外部存储sdram的反色代码,主要是通过dsp/bios中的HST管道实现的。其中选用的是DM642芯片及MT48LC16M16A2的sdram,且sdram的相关时序参数已配置好。
嵌入式/单片机编程 在数字电路的设计中
在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达 ...
单片机开发 使用的同步串行三线SPI 接口
使用的同步串行三线SPI 接口,可以方便的连接采用SPI 通信协议的外围或另一片AVR 单片机,实现在
短距离内的高速同步通信。ATmega128 的SPI 采用硬件方式实现面向字节的全双工3 线同步通信,支持主
机、从机和2 种不同极性的SPI 时序,通信速率有7 种选择,主机方式的最高速率为1/2 系统时钟,从机方式
最高速率为1/4 系统 ...
单片机开发 SPI是一个环形总线结构
SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。
假设下面的8位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。
那么第一个上升沿来的时候 数据将会是sdo=1;寄存器=0101010x。下降沿到来的时候,sdi上的电平 ...
VHDL/FPGA/Verilog LCD 因其轻薄短小,低功耗,无辐射,平面 直角显示,以及影像稳定等特点,当今应用非常 广泛。CPLD(复杂可编程逻辑器件) 是一种具有 丰富可编程功能引脚的可编程逻辑器件,不仅可 实现常规的
LCD 因其轻薄短小,低功耗,无辐射,平面
直角显示,以及影像稳定等特点,当今应用非常
广泛。CPLD(复杂可编程逻辑器件) 是一种具有
丰富可编程功能引脚的可编程逻辑器件,不仅可
实现常规的逻辑器件功能,还可以实现复杂而独
特的时序逻辑功能。并且具有ISP (在线可编
程) [1 ] 功能,便于进行系统设计和现场对系统进
行功能修改、 ...
通讯编程文档 ov-sccb总线编程协议文档
ov-sccb总线编程协议文档,详细说明了ov-sccb总线的时序
数值算法/人工智能 本程序为7HC595的驱动程序
本程序为7HC595的驱动程序,为初学者掌握SPI时序给予很大帮助。