搜索结果
找到约 1,079 项符合
时序 的查询结果
嵌入式/单片机编程 详尽介绍了VERILOG编程过程中的组合逻辑和时序逻辑设计方法
详尽介绍了VERILOG编程过程中的组合逻辑和时序逻辑设计方法,同时对仿真程序的编程和使用也做了完美的讲解,便于快速学习掌握
VHDL/FPGA/Verilog 讲解了在FPGA中时序设计时应该注意的问题
讲解了在FPGA中时序设计时应该注意的问题,并分享了设计经验
单片机开发 模拟产生ADC0809时序
模拟产生ADC0809时序 ,对ADC0809输入一个模拟量,进行A/D转化。
软件工程 Max_plus_的时序仿真与时序分析,教程。详细讲解了实习仿真方法
Max_plus_的时序仿真与时序分析,教程。详细讲解了实习仿真方法
单片机开发 通过ds18b20的读写时序
通过ds18b20的读写时序,测得室内的温度,而达到一种监控,附程序和实物图
其他书籍 ADE7758的中文资料,主要是用法简介,时序框图等等.
ADE7758的中文资料,主要是用法简介,时序框图等等.
单片机开发 内容摘要: LHD6000主板主芯片程序 ISD1730时序说明: 参考:void Send_1Byte(uchar ucData_s)和uchar Receive_1Byte(void)的说明.
内容摘要: LHD6000主板主芯片程序 ISD1730时序说明:
参考:void Send_1Byte(uchar ucData_s)和uchar Receive_1Byte(void)的说明.
应先发"RESET"命令再发"PWR_UP"命令,后发"RESET"命令可能不正常工作.
1730最高地址只有0xFF,所以对指定地址的操作函数的参数使用了"unsigned char"类型,
17系列的其它型号可能才用得到"unsigne ...
VHDL/FPGA/Verilog 根据TLC7524输出控制时序
根据TLC7524输出控制时序,利用接口电路图,通过改变输出数据,设计一个正弦波发生器。TLC7524是8位的D/A转换器,转换周期为 ,所以锯齿波型数据有256个点构成,每个点的数据长度为8位。.FPGA的系统时钟为 ,通过对其进行5分频处理,得到频率为 的正弦波 ...
单片机开发 使用单片机AT89C51和1602字符液晶实现对信号频率的测试和显示(内含1602液晶显示、频率测试、和测频率的时序原理图
使用单片机AT89C51和1602字符液晶实现对信号频率的测试和显示(内含1602液晶显示、频率测试、和测频率的时序原理图,以及整个电路的原理图,外加整个电路的仿真文件)
微处理器开发 基于STM32的 模拟时序
基于STM32的 模拟时序,瑞萨R61505 TFT驱动程序