搜索结果
找到约 1,079 项符合
时序 的查询结果
按分类筛选
- 全部分类
- 学术论文 (184)
- 单片机开发 (124)
- VHDL/FPGA/Verilog (90)
- 单片机编程 (88)
- 技术资料 (80)
- 可编程逻辑 (48)
- 教程资料 (46)
- 其他书籍 (41)
- 嵌入式/单片机编程 (40)
- 其他 (27)
- VIP专区 (24)
- 系统设计方案 (17)
- 微处理器开发 (15)
- 其他嵌入式/单片机内容 (13)
- DSP编程 (12)
- 模拟电子 (11)
- 软件设计/软件工程 (10)
- 电源技术 (9)
- 电子书籍 (9)
- PCB相关 (8)
- 通讯编程文档 (8)
- 文章/文档 (8)
- 技术教程 (7)
- 技术书籍 (7)
- 接口技术 (7)
- 教程资料 (6)
- 传感与控制 (6)
- 嵌入式综合 (6)
- 文件格式 (6)
- 精品软件 (6)
- ALTERA FPGA开发软件 (5)
- 汇编语言 (5)
- Linux/Unix编程 (5)
- 测试测量 (4)
- 技术管理 (4)
- 教程 (4)
- 源码 (4)
- 通信网络 (3)
- 无线通信 (3)
- 工控技术 (3)
- 仿真技术 (3)
- matlab例程 (3)
- 嵌入式Linux (3)
- 数值算法/人工智能 (3)
- Java编程 (3)
- 书籍源码 (3)
- 笔记 (3)
- 经验 (3)
- 其他文档 (2)
- 资料/手册 (2)
- 开发工具 (2)
- USB编程 (2)
- 压缩解压 (2)
- 并行计算 (2)
- 操作系统开发 (2)
- 百货/超市行业 (2)
- 软件工程 (2)
- 教育系统应用 (2)
- 电子技术 (2)
- 书籍 (2)
- 实用电子技术 (1)
- C/C++语言编程 (1)
- 经验分享 (1)
- 行业应用文档 (1)
- XILINX FPGA开发软件 (1)
- 教材/考试/认证 (1)
- 教程资料 (1)
- Mentor (1)
- ARM (1)
- 视频教程 (1)
- 通讯/手机编程 (1)
- 人工智能/神经网络 (1)
- Java书籍 (1)
- 驱动编程 (1)
- 中间件编程 (1)
- 串口编程 (1)
- 电子政务应用 (1)
- MTK (1)
- 编辑器/阅读器 (1)
- VC书籍 (1)
- 3G开发 (1)
- Matlab (1)
- 电子书籍 (1)
- VHDL/Verilog/EDA源码 (1)
- 其他 (1)
- 论文 (1)
- 手册 (1)
- 应用设计 (1)
单片机开发 你还在自己模拟IIC总线时序吗?别傻啦
你还在自己模拟IIC总线时序吗?别傻啦,赶紧用真正的IIC总线吧,C8051F单片机就有这样的功能,这是一个用IIC总线读写时钟芯片的例子,工作正常,反正我用了三年,没问题
其他书籍 MCS51系列、MCS96系列等单片机由于都不带SPI串行总线接口而限制了其在SPI总线接口器件的使用。文中介绍了SPI串行总线的特征和时序
MCS51系列、MCS96系列等单片机由于都不带SPI串行总线接口而限制了其在SPI总线接口器件的使用。文中介绍了SPI串行总线的特征和时序,并以串行E2PROM为例,给出了在51系列单片机上利用I/O口线实现SPI串行总线接口的方法和软件设计程序 ...
通讯编程文档 行为时序逻辑TLA讲稿
行为时序逻辑TLA讲稿
数值算法/人工智能 炼钢浇注的时序规划算法
炼钢浇注的时序规划算法,有详细的程序注释,希望对大家有用
单片机开发 DS12CR887万年历四种程序(MOTOROLA)时序和(INTEL)时序
DS12CR887万年历四种程序(MOTOROLA)时序和(INTEL)时序,接1602液晶和12864液晶显示
单片机开发 24C02的读写时序和源码
24C02的读写时序和源码,经测试能用,可以向24CXX推广。
VHDL/FPGA/Verilog 利用LMP的20bit counter,比自带的cout进位要快的多。已经同错综合和时序仿真。
利用LMP的20bit counter,比自带的cout进位要快的多。已经同错综合和时序仿真。
DSP编程 在DSP上实现I2C的时序
在DSP上实现I2C的时序,通过编译,可以直接调用读写E2PROM,欢迎大家下载
微处理器开发 基于STM32F的模拟IIC时序。从STM32F的官方范例"IOToggle_key"改写而来
基于STM32F的模拟IIC时序。从STM32F的官方范例"IOToggle_key"改写而来,其中删除Library文件夹,请自行添加。
VHDL/FPGA/Verilog 有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Ver
有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的.
练习三 利用条件语句实现计数分频时序电路
实验目的:
1. 掌握条件语句在简单时序模块设计中的使用;
2. 学习在Verilog模块中应用计数器;
3. 学习测试模块的编写、综合和不同层次的仿真。
练习四 阻塞赋值与非阻塞赋值的区别
实验目的:
1. 通过实验,掌握阻塞赋值与 ...