搜索结果
找到约 4,629 项符合
时序验证 的查询结果
按分类筛选
可编程逻辑 使用Quartus II Timequest时序分析器约束分析设计
使用Quartus II Timequest时序分析器约束分析设计
可编程逻辑 基于FPGA的多功能LCD显示控制器设计
通过对LCD1602/LCD12864显示模块控制时序和指令集的对比分析,利用Verilog HDL描述语言完成了多功能LCD显示控制模块的IP核设计.所设计的LCD显示控制器具有很好的可移植性,只需通过端口的使能参数配置便可以驱动LCD1602/LCD12864模块实现字符或图形的实时显示,并且该多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T14 ...
可编程逻辑 基于FPGA的DDR2 SDRAM存储器用户接口设计
使用功能强大的FPGA来实现一种DDR2 SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2 SDRAM的存储控制器,由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多路高速率数据读写操作仿真验证,可知其完全可以满足时序要求,由综合结果可知其使用逻辑 ...
可编程逻辑 设计与验证Verilog HDL(吴继华)
设计与验证Verilog HDL【作者:王诚、吴继华;出版社:人民邮电出版社】
本书以实例讲解的方式对HDL语言的设计方法进行介绍。全书共分9章,第1章至第3章主要介绍了Verilog HDL语言的基本概念、设计流程、语法及建模方式等。 ...
可编程逻辑 简单分频时序逻辑分频电路设计
简单分频时序逻辑电路设计分频电路,有图,有代码
可编程逻辑 七天玩转Altera:学习FPGA必经之路
七天玩转Altera:学习FPGA必经之路包括基础篇、时序篇和验证篇三个部分。
可编程逻辑 基于FPGA的实时视频信号处理平台的设计
提出一种基于FPGA的实时视频信号处理平台的设计方法,该系统接收低帧率数字YCbCr 视频信号,对接收的视频信号进行格式和彩色空间转换、像素和,利用片外SDRAM存储器作为帧缓存且通过时序控制器进行帧率提高,最后通过VGA控制模块对图像信号进行像素放大并在VGA显示器上实时显示。整个设计使用Verilog HDL语言实现,采用Alte ...
可编程逻辑 完美时序--时钟产生和分发设计指南
时序的问题
可编程逻辑 Multisim的时序逻辑电路设计仿真
通过介绍Multisim软件的功能和特点,结合格雷玛计数器的设计实例,叙述了在Multisim软件平台进行时序逻辑电路的设计原理及构成方法,并利用软件对设计进行仿真。