搜索结果

找到约 14,436 项符合 时序逻辑电路 的查询结果

技术资料 数字电路抢答器分析与制作

本文给出了一款应用数字电路系统知识设计制作的抢答器电路。设计目的是通过数字电路实现竞赛抢答信号的采集传输与实现,该系统的电路原理易于理解,包含了数字电路的主要原理和知识的应用,非常适合数字系统的学习与实践。该方案选用数字电路典型的组台或时序逻辑电路芯片,抗扰能力强,信号传输准确,显示清晰,功能齐全。 ...
https://www.eeworm.com/dl/832888.html
下载: 10
查看: 430

技术资料 数字集成电路:电路系统与设计(第二版).pdf

《数字集成电路:电路、系统与设计(第二版) 》,电子工业出版社出版,外文书名: Digital Integrated Circuits:A Design Perspective,Second Edition,作者:简·M.拉贝艾 (Jan M.Rahaey) (作者), Anantha Chandrakasan (作者), Borivoje Nikolic (作者), 周润德 (译者), 等 (译者)。本书由美国加州大学伯克利分校Jan M. Raba ...
https://www.eeworm.com/dl/833892.html
下载: 1
查看: 592

技术资料 数字电子技术基础,数字逻辑电路教材

这是关于数字逻辑电路基础知识方面的大学教材,提供给网友们学习使用!
https://www.eeworm.com/dl/839662.html
下载: 2
查看: 9493

技术资料 逻辑电路基础,国外数字逻辑电路教材

国外的数字逻辑电路教材,英文版。读原著不会有翻译软件带来的错误,还可以学习英语,一举二得
https://www.eeworm.com/dl/841175.html
下载: 2
查看: 7973

技术书籍 电子技术基础-数字部分-(第四版)526页-华中理工-康华光.pdf

《电子技术基础(数字部分)》是根据国家教育部最新制定的《高职、高专教育数字电子技术基础课程教学基本要求》,结合多年教学改革与实践的基础进行编写的。《电子技术基础(数字部分)》着重物理概念和基本原理的阐述,避免繁琐的理论推导。在文字上,力求通俗易懂,便于自学。在内容上删减了陈旧的、冗余的内容,减少内部电路 ...
https://www.eeworm.com/dl/537/6527.html
下载: 86
查看: 1113

教材/考试/认证 应用电工学

电子工业出版社,应用电工学,林庆云主编,中专教材。本书内容有:电工学(直流电路、磁与电磁、正弦交流电路、三相交流电路、变压器与电动机、低压电器和基本控制电路、供电和用电基本知识),电子学(半导体元件、交流放大器、直流放大器与运算放大器、正弦波振荡电路、数字电路的基础知识、时序逻辑电路与组合逻辑电路、 ...
https://www.eeworm.com/dl/539/13469.html
下载: 78
查看: 1069

模拟电子 基于Multisim的计数器设计仿真

计数器是常用的时序逻辑电路器件,文中介绍了以四位同步二进制集成计数器74LS161和异步二-五-十模值计数器74LS290为主要芯片,设计实现了任意模值计数器电路,并用Multisim软件进行了仿真。仿真验证了设计的正确性和可靠性,设计与仿真结果表明,中规模集成计数器可有效实现任意模值计数功能,并且虚拟仿真为电子电路的设计 ...
https://www.eeworm.com/dl/571/20218.html
下载: 64
查看: 1075

模拟电子 采用归零法的N进制计数器原理

计数器是一种重要的时序逻辑电路,广泛应用于各类数字系统中。介绍以集成计数器74LS161和74LS160为基础,用归零法设计N进制计数器的原理与步骤。用此方法设计了3种36进制计数器,并用Multisim10软件进行仿真。计算机仿真结果表明设计的计数器实现了36进制计数的功能。基于集成计数器的N进制计数器设计方法简单、可行,运用M ...
https://www.eeworm.com/dl/571/21168.html
下载: 135
查看: 1105

模拟电子 不同功能触发器的相互转换方法

触发器是时序逻辑电路的基本构成单元,按功能不同可分为 RS 触发器、 JK 触发器、 D 触发器及 T 触发器四种,其功能的描述可以使用功能真值表、激励表、状态图及特性方程。只要增加门电路便可以实现不同功能触发器的相互转换,例如要将 D 触发器转换为 JK 触发器,转换的关键是推导出 D 触发器的输入端 D 与 JK 触发器的输 ...
https://www.eeworm.com/dl/571/21404.html
下载: 102
查看: 1103

VHDL/FPGA/Verilog 本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程

本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程,作为我这一段 时间自学 FPGA/CPLD 的总结,如果有什么不正确的地方,敬请各位不幸看到这篇文章的 大侠们指正,在此表示感谢。当然,这是一个非常简单的时序逻辑电路实例,主要是详细 描述了一些软件的使用方法。文章中涉及的软件有Synplicity 公司出品的Syn ...
https://www.eeworm.com/dl/663/349874.html
下载: 160
查看: 1096