搜索结果
找到约 13,516 项符合
时基集成电路 的查询结果
按分类筛选
matlab例程 高斯脉冲及高斯一阶导、高斯二阶导产生时域图
高斯脉冲及高斯一阶导、高斯二阶导产生时域图
Oracle数据库 java 在与 oracle 连接时必须用到的jdbc驱动.
java 在与 oracle 连接时必须用到的jdbc驱动.
matlab例程 二进制基带调制的文件
二进制基带调制的文件,用matlab编写
单片机开发 用并口通信时,只需发送仿真软件的十六进制显示窗口的第四个字节后的所有数据。 如:清全屏的十六进制显示窗口是55AA0001434C42,采用并口通信时只需发送434C42
用并口通信时,只需发送仿真软件的十六进制显示窗口的第四个字节后的所有数据。
如:清全屏的十六进制显示窗口是55AA0001434C42,采用并口通信时只需发送434C42
单片机开发 用于51系列的高精度的实用延时程序
用于51系列的高精度的实用延时程序,是编程的很好参考资料。
VHDL/FPGA/Verilog 按键输入模块(key): --可编程延时发生器(数字同步机)的前端输入模块:0-9十个数字键按键输入模块原型 --前端模块:消抖 --对i0-i9十个输入端的两点要求: --(1)输入端要保证
按键输入模块(key):
--可编程延时发生器(数字同步机)的前端输入模块:0-9十个数字键按键输入模块原型
--前端模块:消抖
--对i0-i9十个输入端的两点要求:
--(1)输入端要保证一段时间的稳定高电平
--(2)不能同时按下两个或多于两个的键
--后级模块:1、编码;2、可变模计数器
--编码模块:8线-4线(0-8 BCD码) ...
企业管理 能自动计算总分、平均分及格率等各种统计数据。在统计时你还可以选择统计全部学科或部分学科;在使用中可自由增删成绩、人员
能自动计算总分、平均分及格率等各种统计数据。在统计时你还可以选择统计全部学科或部分学科;在使用中可自由增删成绩、人员,学科,及学科改名功能;自由设置卷面总分、及格线、分数段间隔、综合分,学校名,用户名,背景等. ...
DSP编程 使用CCS进行DSP编程3-实现DMA和Interrupt。在用CCS2.0集成开发环境进行TI的DSP开发时
使用CCS进行DSP编程3-实现DMA和Interrupt。在用CCS2.0集成开发环境进行TI的DSP开发时,编程实现DSP的DMA和中断传输。
DSP编程 使用CCS信息DSP编程4-实现Host和DSP通信。在用CCS2.0进行TI的DSP的软件开发之时
使用CCS信息DSP编程4-实现Host和DSP通信。在用CCS2.0进行TI的DSP的软件开发之时,用于实现主机和DSP的通信。
VHDL/FPGA/Verilog 扫描信号从C3 ~C0送入,信号依序为1000 ->0100 ->0010 -> 0001->1000 循环,当扫描信号为1000时,则扫描第0行中的四个按键. 扫描信号为01
扫描信号从C3 ~C0送入,信号依序为1000 ->0100 ->0010 -> 0001->1000 循环,当扫描信号为1000时,则扫描第0行中的四个按键. 扫描信号为0100时,则扫描第1行中的四个按键, 以此类推.如果有按键被按下,则R3~R0的输出信号中会有一个为1,但我们还是是无法确定哪一个键被按下,必須要从R3 ~R0 的输出信号与C3~C0的 ...