搜索结果

找到约 16,804 项符合 日出日落时间计算 的查询结果

技术教程 安规X电容与Y电容的计算设计

安规方面 X电容与Y电容的设计与计算方法
https://www.eeworm.com/dl/538/12785.html
下载: 56
查看: 1227

学术论文 图像处理算法研究及硬件设计

随着图像分辨率的越来越高,软件实现的图像处理无法满足实时性的需求;同时FPGA等可编程器件的快速发展使得硬件实现图像处理变得可行。如今基于FPGA的图像处理研究成为了国内外的一个热门领域。 本文在FPGA平台上,用Verilog HDL实现了一个研究图像处理算法的可重复配置的硬件模块架构,架构包括PC机预处理和通信软件,控制 ...
https://www.eeworm.com/dl/514/12963.html
下载: 161
查看: 1074

学术论文 激光光谱探测中快速傅里叶变换

激光光谱探测是激光侦查、激光告警、污染物检测等领域中采用的重要技术。通过对来袭激光的光谱特征进行识别,可以为光电对抗提供依据。本文在分析和研究现有激光光谱探测技术的基础上,提出了通过非扫描M-Z干涉法来获取激光信号的相干图,并对该图进行快速傅立叶变换,从而实时获得激光光谱的技术。 在研究中,由M-Z干涉具 ...
https://www.eeworm.com/dl/514/13043.html
下载: 88
查看: 1064

经验分享 变压器短路计算

 供电网络中发生短路时,很大的短路电流会使电器设备过热或受电动力作用而遭到损坏,同时使网络内的电压大大降低,因而破坏了网络内用电设备的正常工作。为了消除或减轻短路的后果,就需要计算短路电流,以正确地选择电器设备、设计继电保护和选用限制短路电流的元件。 ...
https://www.eeworm.com/dl/508/13079.html
下载: 147
查看: 1061

学术论文 高精度智能测时仪的设计

区截装置测速法是现代靶场中弹丸测速的普遍方法,测时仪作为区截装置测速系统的主要组成部分,其性能直接影响弹丸测速的可靠性和精度。本文根据测时仪的发展现状,按照设计要求,设计了一种基于单片机和FPGA的高精度智能测时仪,系统工作稳定、操作方便、测时精度可达25ns。 本文详细给出了系统的设计方案。该方案提出了一 ...
https://www.eeworm.com/dl/514/13178.html
下载: 198
查看: 1042

学术论文 基于FPGA的GPS定位信息处理系统设计

随着GPS(Global Positioning System)技术的不断发展和成熟,其全球性、全天候、低成本等特点使得GPS接收机的用户数量大幅度增加,应用领域越来越广。但由于定位过程中各种误差源的存在,单机定位精度受到影响。目前常从两个方面考虑减小误差提高精度:①用高精度相位天线、差分技术等通过提高硬件成本获取高精度;②针对误 ...
https://www.eeworm.com/dl/514/13204.html
下载: 175
查看: 1043

技术书籍 AT89C2051设计超声波测距仪.rar

通过超声波发射装置发出超声波,根据接收器接到超声波时的时间差就可以知道距离了。这与雷达测距原理相似。超声波发射器向某一方向发射超声波,在发射时刻的同时开始计时,超声波在空气中传播,途中碰到障碍物就立即返回来,超声波接收器收到反射波就立即停止计时。(超声波在空气中的传播速度为340m/s,根据计时器记录的时 ...
https://www.eeworm.com/dl/537/13384.html
下载: 105
查看: 1072

学术论文 FPGA布线算法的研究

现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶 ...
https://www.eeworm.com/dl/514/13644.html
下载: 196
查看: 1094

学术论文 FPGA布线研究与实现

现场可编程门阵列(FPGA)能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,故广泛地应用在电子系统中。最新的FPGA都采用了层次化的布线资源结构,与以前的结构发生了很大的变化。由于FPGA布线资源的固定性和有限性,因此需要开发适用于这种层次化的FPGA结构并提高布线资源有效利用率的布线算法。同时 ...
https://www.eeworm.com/dl/514/13645.html
下载: 138
查看: 1073

学术论文 基于FPGA的ADC并行测试方法研究

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数 ...
https://www.eeworm.com/dl/514/13846.html
下载: 53
查看: 1071