搜索结果
找到约 4,483 项符合
无线电频率 的查询结果
按分类筛选
VHDL/FPGA/Verilog 一个有效位为4位的十进制的数字频率计,VHDL语言编写
一个有效位为4位的十进制的数字频率计,VHDL语言编写,已在硬件实验箱上实验通过。
系统设计方案 摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理
摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序
DSP编程 一个基于DSP的软件无线电的c语言设计实例。
一个基于DSP的软件无线电的c语言设计实例。
人工智能/神经网络 使用VC2005编写的自己生成不同频率的数据
使用VC2005编写的自己生成不同频率的数据,使用FFT算法进行处理,显示。非常适合VC初学者效仿
其他 这是简易数字频率计题解的幻灯片
这是简易数字频率计题解的幻灯片,希望对大家有用。
单片机开发 AVR 通用 Bootloader 使用说明 *支持多种型号的AVR单片机 *支持多串口的AVR单片机 *支持RS232/RS485/RS422模式 *支持多种通信波特率和时钟频率 *自动计
AVR 通用 Bootloader 使用说明
*支持多种型号的AVR单片机
*支持多串口的AVR单片机
*支持RS232/RS485/RS422模式
*支持多种通信波特率和时钟频率
*自动计算波特率误差,如果波特率误差>2%,将给出错误提示
*完全C语言编写,容易修改
*为移植做了很多优化,将移植的工作量减少到了最低
*代码高度优化,占用空间小
*方便的功能 ...
单片机开发 基于51单片机的频率合成设计论文【同学捐助】 基于51单片机的频率合成设计论文【同学捐助】
基于51单片机的频率合成设计论文【同学捐助】
基于51单片机的频率合成设计论文【同学捐助】
其他 设采样频率为1Hz
设采样频率为1Hz,对于淹没在复高斯白噪声中的信噪比为 的两个复LFM信号,采用子带带宽为0.1Hz的升余弦滤波器,共9个子带滤波器构成的滤波器组,时间窗为窗长为256的矩形窗,进行仿真
通讯/手机编程 matlab程序 用来观察OFDM信号的频率偏移 或分析信道估计
matlab程序 用来观察OFDM信号的频率偏移 或分析信道估计