搜索结果
找到约 24,342 项符合
数据缓冲 的查询结果
按分类筛选
- 全部分类
- 学术论文 (39)
- 单片机编程 (12)
- 单片机开发 (8)
- 技术资料 (8)
- 嵌入式综合 (4)
- 汇编语言 (4)
- 串口编程 (3)
- 其他 (3)
- 嵌入式/单片机编程 (3)
- 模拟电子 (2)
- 教程资料 (2)
- 可编程逻辑 (2)
- Java书籍 (2)
- 其他嵌入式/单片机内容 (2)
- 系统设计方案 (2)
- Linux/Unix编程 (2)
- VHDL/FPGA/Verilog (2)
- 软件设计/软件工程 (2)
- VHDL/Verilog/EDA源码 (1)
- PCB相关 (1)
- 电源技术 (1)
- 电子书籍 (1)
- 其他书籍 (1)
- uCOS (1)
- 操作系统开发 (1)
- OA系统 (1)
- Internet/网络编程 (1)
- 文章/文档 (1)
- matlab例程 (1)
- Java编程 (1)
- USB编程 (1)
- VxWorks (1)
- Jsp/Servlet (1)
- 中间件编程 (1)
- DSP编程 (1)
- 网络 (1)
- 微处理器开发 (1)
- JavaScript (1)
- 无线通信 (1)
- 其他文档 (1)
- VIP专区 (1)
单片机开发 将键盘发回的数据放到一个缓冲区里(数组)
将键盘发回的数据放到一个缓冲区里(数组),当按键结束后发生内部中断来处理所按的按键
Java书籍 BufferedReader主要实现的功能是: 数据的缓冲。外加一个按扭游戏。 所用的语言:Java.
BufferedReader主要实现的功能是:
数据的缓冲。外加一个按扭游戏。
所用的语言:Java.
matlab例程 该程序描述的是数字电视地面广播中卷积交织部分.因为是卷积交织所以最后结果中出现为的数值表示该值是前一包缓冲数据的数.但针对第一包数据做卷积交织时,这些零位置上最后确实自动补零.
该程序描述的是数字电视地面广播中卷积交织部分.因为是卷积交织所以最后结果中出现为的数值表示该值是前一包缓冲数据的数.但针对第一包数据做卷积交织时,这些零位置上最后确实自动补零.
其他 清华大学1999硕士入学操作系统试题 1.填空 2.描述操作系统中使用公用缓冲池时的数据块插入缓冲队列的输入过程
清华大学1999硕士入学操作系统试题
1.填空
2.描述操作系统中使用公用缓冲池时的数据块插入缓冲队列的输入过程
Java书籍 8/10 位精度 • 7 us, 10-位单次转换时间. • 采样缓冲放大器 • 可编程采样时间 • 左/右 对齐, 有符号/无符号结果数据 &#
8/10 位精度
&#8226 7 us, 10-位单次转换时间.
&#8226 采样缓冲放大器
&#8226 可编程采样时间
&#8226 左/右 对齐, 有符号/无符号结果数据
&#8226 外部触发控制
&#8226 转换完成中断
&#8226 模拟输入8通道复用
&#8226 模拟/数字输入引脚复用
&#8226 1到8转换序列长度
&#8226 连续转换模式
&#8226 多通道扫描方式 ...
中间件编程 串口或其他存储器存储、传递数据的缓冲队列
串口或其他存储器存储、传递数据的缓冲队列
汇编语言 从1302中读出的数据放在 52H(小时)51H(分钟)50H(秒) 显示缓冲单元 72H-73H(45H-44H)小时,75H-76H(43H-42H)分钟,78H-79H(41H-40H)秒
从1302中读出的数据放在 52H(小时)51H(分钟)50H(秒)
显示缓冲单元 72H-73H(45H-44H)小时,75H-76H(43H-42H)分钟,78H-79H(41H-40H)秒
定时器T1为调整时候闪烁用。
显示式样第一行为: 时间: 15:38:12
显示式样第二行为: 中文字符共7个
网络 一个分布式缓冲服务器中间件源码 包括一种解决冲突的hash算法和数据管理、数据容错模块
一个分布式缓冲服务器中间件源码 包括一种解决冲突的hash算法和数据管理、数据容错模块
单片机开发 它的 8Mbit 存储体以页的形式组织,共有4 096 页,每页 包括264 个字节。除了主存储体外,它还有两个大 小为264 字节的SRAM 数据缓冲器。这两个缓冲 页使得同时读写数据成为可
它的
8Mbit 存储体以页的形式组织,共有4 096 页,每页
包括264 个字节。除了主存储体外,它还有两个大
小为264 字节的SRAM 数据缓冲器。这两个缓冲
页使得同时读写数据成为可能。利用Atmel Flash
存储器的特性可以改进系统的性能,简化硬件和软
件的开发。 ...
微处理器开发 SSI对从外设器件接收到的数据执行串行到并行转换。CPU可以访问SSI数据寄存器来发送和获得数据。发送和接收路径利用内部FIFO存储单元进行缓冲
SSI对从外设器件接收到的数据执行串行到并行转换。CPU可以访问SSI数据寄存器来发送和获得数据。发送和接收路径利用内部FIFO存储单元进行缓冲,以允许最多8个16位的值在发送和接收模式中独立地存储。
使用 ssi 控制1位数码管的显示 ...