搜索结果

找到约 27,059 项符合 数据总线 的查询结果

单片机相关 MCS51系列单片机在工程数据采集中的应用

MCS51系列单片机在工程数据采集中的应用:随着现代科学技术的发展,单片机已深入应用到社会发展的各个领域,如家电制造业、工程数据采集、智能仪表等。因而各芯片制造厂商纷纷推出不同系列的单片机,以满足不同
https://www.eeworm.com/dl/549/9862.html
下载: 122
查看: 1075

单片机相关 基于AT89C2051单片机的智能电压数据采集系统

分,5'1Zk硬件和软件的角度介绍了智能电压数据采集装置各部分的原理、功能,给出了串行通讯的程序流程图及部分程序。经调试证明,该程序简单、可靠,具有较高的应用价值。
https://www.eeworm.com/dl/549/9872.html
下载: 95
查看: 1064

技术书籍 标准集成电路数据手册cmos4000系列电路

标准集成电路数据手册cmos4000系列电路
https://www.eeworm.com/dl/537/9955.html
下载: 102
查看: 1066

学术论文 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现

现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波 ...
https://www.eeworm.com/dl/514/9972.html
下载: 169
查看: 1060

学术论文 红外成像制导的FPGA数据预处理技术研究

本文研究了在复杂背景下红外图像的背景和噪声抑制算法,并且完成了硬件实现,主要包括以下内容: 1.通过对实际红外图像的背景和噪声特性的研究分析,设计改进了一种基于加权广义次序统计滤波器的背景抑制的算法。红外图像的噪声通常为脉冲噪声,具有高频特性;而红外图像的背景变换比较缓慢,其频谱成分多集中在低频区域, ...
https://www.eeworm.com/dl/514/9980.html
下载: 29
查看: 1062

学术论文 基于USB的FPGA实验系统开发

  USB(UniversalSerialBus,通用串行总线)作为一种新兴的计算机外设总线标准,由于它有使用方便、真正的热插拔、高性能和系统造价低廉等优点,其迅速得到了大规模的应用。同时,随着电子技术的不断发展与进步,基于EDA技术的芯片设计正在成为电子系统设计的主流。  本文首先简述了USB协议;然后给出了基于USB、FPGA和51 ...
https://www.eeworm.com/dl/514/9995.html
下载: 72
查看: 1062

学术论文 基于FPGA的机载高速数据记录系统的研究

本文将电路接口技术与硬件可编程技术相结合,提出了用可编程芯片来控制IDE硬盘进行高速数据记录,能够满足机载数据记录设备重量轻、容量大、速度快的要求。 论文对硬盘ATA接口标准进行了研究,对VHDL语言、现场可编程门阵列器件(FPGA)实现硬件电路的原理和方法进行了深入分析,在此基础上完成了基于FPGA的数据记录控制器的 ...
https://www.eeworm.com/dl/514/9999.html
下载: 176
查看: 1112

学术论文 采用FPGA实现基于ATCA架构的2.5Gbps串行背板接口

当前,在系统级互连设计中高速串行I/O技术迅速取代传统的并行I/O技术正成为业界趋势。人们已经意识到串行I/O“潮流”是不可避免的,因为在高于1Gbps的速度下,并行I/O方案已经达到了物理极限,不能再提供可靠和经济的信号同步方法。基于串行I/O的设计带来许多传统并行方法所无法提供的优点,包括:更少的器件引脚、更低的电 ...
https://www.eeworm.com/dl/514/10020.html
下载: 61
查看: 1195

学术论文 基于USB和FPGA技术的高性能数据采集模块的设计与实现

在合成孔径雷达的研究和研制工作中,合成孔径雷达模拟技术具有十分重要的作用。本文以440MHz带宽线性调频信号,采样频率500MHz高分辨合成孔径雷达视频模拟器为研究对象。首先对模拟器的几项主要技术进行分析,在对点目标回波信号模型分析研究的基础上,对点目标原始回波数据进行模拟并做了成像验证,从而为硬件实现提供了正 ...
https://www.eeworm.com/dl/514/10027.html
下载: 111
查看: 1057

学术论文 嵌入式USB总线器件端处理器的FPGA实现研究

  本文提出了一种适合于嵌入式SoC的USB器件端处理器的硬件实现结构。并主要研究了USB器件端处理器的RTL级实现及FPGA原型验证、和ASIC实现研究,包括从模型建立、算法仿真、各个模块的RTL级设计及仿真、FPGA的下载测试和ASIC的综合分析。它的速度满足预定的48MHz,等效门面积不超过1万门,完全可应用于SOC设计中。  本文 ...
https://www.eeworm.com/dl/514/10028.html
下载: 80
查看: 1076