搜索结果

找到约 27,450 项符合 数据优化 的查询结果

其他文档 PDIUSBD12中文资料/数据手册

PDIUSBD12是一个性能优化的USB器件,通常用于基于微控制器的系统并与微控制器通过高速通用并行接口进行通信,也支持本地DMA传输。该器件采用模块化的方法实现一个USB接口,允许在众多可用的
https://www.eeworm.com/dl/536/11732.html
下载: 89
查看: 1068

学术论文 H.264帧内预测算法优化及几个重要模块的FPGA实现

H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性 ...
https://www.eeworm.com/dl/514/11764.html
下载: 21
查看: 1074

学术论文 基于FPGA与USB2.0的数据采集系统设计

本文从总体方案、硬件电路、软件程序、性能测试等几个方面详细地阐述了基于FPGA与USB2.0的数据采集系统。采集系统选用高采样率低噪声的12位AD转换芯片进行AD转换电路设计;借助频率高、内部时延小的FPGA芯片实现USB固件并以此控制USB接口芯片,通过乒乓的方式对采样数据进行缓存,提高了系统数据吞吐能力;运用USB2.0标准的 ...
https://www.eeworm.com/dl/514/11769.html
下载: 117
查看: 1077

学术论文 JPEG2000基于位平面扫描的上下文编码的研究和FPGA实现

JPEG2000是新一代的静态图像压缩标准,它相比JPEG有很多新的特性,如渐进传输和感兴趣区域编码等,因而它具有广阔的应用前景,特别是在数码相机、PDA等便携式设备中。 JPEG2000的核心主要包括小波变换和基于最优化截断点的嵌入式块编码(EBCOT)算法,其计算复杂度远远高于JPEG,完全采用软件方案实现将会占用大量的处理器时 ...
https://www.eeworm.com/dl/514/11783.html
下载: 151
查看: 1064

学术论文 FPGA软硬件性能基准测试的研究

现场可编程门阵列FPGA具有性能好、规模大、可重复编程、开发投资小等优点,在现代电子产品中应用得越来越广泛。随着微电子技术的高速发展,成本的不断下降,FPGA正逐渐成为各种电子产品不可或缺的重要部件。 FPGA软件复杂的设置和不同的算法、FPGA硬件多样的结构和丰富的功能、各个厂商互不兼容的软硬件等差异,都不仅使如 ...
https://www.eeworm.com/dl/514/11851.html
下载: 43
查看: 1055

学术论文 基于FPGA的数字相位计的研究与实现

本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和测量信号初相位的检测 ...
https://www.eeworm.com/dl/514/11940.html
下载: 169
查看: 1067

学术论文 高速并行信号处理板数据接口与控制的FPGA设计

随着信息社会的发展,人们要处理的各种信息总量变得越来越大,尤其在处理大数据量与实时处理数据方面,对处理设备的要求是非常高的。为满足这些要求,实时快速的各种CPU、处理板应运而生。这类CPU与板卡处理数据速度快,效率高,并且不断的完善与发展。此类板卡要求与外部设备通讯,同时也要进行内部的数据交换,于是板卡的 ...
https://www.eeworm.com/dl/514/11962.html
下载: 69
查看: 1065

资料/手册 指纹传感器ATW310数据手册

指纹传感器ATW310数据手册 指纹传感器ATW310数据手册 指纹传感器ATW310数据手册
https://www.eeworm.com/dl/541/12013.html
下载: 102
查看: 1046

学术论文 加密卡的研制与加密算法的FPGA实现

随着安全通信数据速率的提高,关键数据加密算法的软件实施成为重要的系统瓶颈.基于FPGA的高度优化的可编程的硬件安全性解决方案提供了并行处理能力,并且可以达到所要求的加密处理性能(每秒的SSL或RSA运算次数)基准.网络的迅速发展,对安全性的需要变得越来越重要.然而,尽管网络技术进步很快,安全性问题仍然相对落后.由于FPGA ...
https://www.eeworm.com/dl/514/12019.html
下载: 122
查看: 1134

学术论文 (2,1,9)软判决Viterbi译码器的设计与FPGA实现

卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
https://www.eeworm.com/dl/514/12020.html
下载: 163
查看: 1117