搜索结果
找到约 13,980 项符合
数字频率 的查询结果
按分类筛选
- 全部分类
- 学术论文 (119)
- VHDL/FPGA/Verilog (106)
- 技术资料 (102)
- 单片机开发 (67)
- 单片机编程 (51)
- VIP专区 (32)
- 教程资料 (20)
- 模拟电子 (20)
- 系统设计方案 (20)
- 可编程逻辑 (19)
- matlab例程 (17)
- 其他 (14)
- 汇编语言 (14)
- DSP编程 (11)
- 嵌入式/单片机编程 (11)
- 技术书籍 (10)
- 文章/文档 (10)
- 其他书籍 (10)
- PCB相关 (9)
- 通讯/手机编程 (9)
- 电子书籍 (8)
- 电子书籍 (8)
- 通信网络 (7)
- 软件设计/软件工程 (7)
- 源码 (6)
- 通讯编程文档 (5)
- 其他嵌入式/单片机内容 (5)
- 其他 (5)
- 教程资料 (4)
- 测试测量 (4)
- 单片机相关 (3)
- 设计相关 (3)
- 中间件编程 (3)
- 文件格式 (3)
- 邮电通讯系统 (3)
- 无线通信 (3)
- 其他文档 (2)
- 行业应用文档 (2)
- 书籍源码 (2)
- 传感与控制 (2)
- 工控技术 (2)
- 微处理器开发 (2)
- 电子技术 (2)
- 应用设计 (2)
- 单片机 (1)
- 实用电子技术 (1)
- Windows编程 (1)
- VHDL/Verilog/EDA源码 (1)
- 电机控制 (1)
- 电源技术 (1)
- 嵌入式综合 (1)
- 开发工具 (1)
- 视频教程 (1)
- 数值算法/人工智能 (1)
- 数据结构 (1)
- 人物传记/成功经验 (1)
- 数学计算 (1)
- Windows CE (1)
- 加密解密 (1)
- Java编程 (1)
- MTK (1)
- Matlab (1)
- 电路设计 (1)
- 仿真技术 (1)
- 手册 (1)
- 电路图 (1)
- 教程 (1)
- 软件 (1)
单片机编程 单片机应用技术选编10
单片机应用技术选编10 目录 第一章 专题论述1.1 嵌入式系统的技术发展和我们的机遇(2)1.2 一种新的电路设计和实现方法——进化硬件(8)1.3 从8/16位机到32位机的系统设计(13)1.4 混合SoC设计(18)1.5 AT24系列存储器数据串并转换接口的IP核设计(23)1.6 低能耗嵌入式系统的设计(28)1.7 嵌入式应用中的零功耗系统设计(31)1.8 数 ...
单片机编程 单片机应用技术选编11
单片机应用技术选编(11) 目录
 
第一章 专题论述
1.1 3种嵌入式操作系统的分析与比较(2)
1.2 KEIL RTX51 TINY内核的分析与应用(8)
1.3 中间件技术及其发展展望(13)
1.4 嵌入式实时操作系统μC/OSⅡ的移植探讨(19)
1.5 μC/OSⅡ的移植及其应用系统开发(23)
1.6 片上系统的总线结构发展现状及前景(27)
1.7 SoC&mdas ...
教程资料 基于FPGA的DDS波形信号发生器的设计
设计采用Altera公司CycloneII系列EP2C5Q208作为核心器件,采用直接数字频率合成技术实现了一个频率、相位可控的基本信号发生器。该信号发生器可以产生正弦波、方波、三角波和锯齿波四种波形。仿真及硬件验证的结果表明,该信号发生器精度高,抗干扰性好,此设计方案具有一定的实用性。
...
教程资料 基于FPGA的DDS杂散分析及抑制方法
首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的幅度量化杂散,利用FPGA时钟频率可调的特点,重点提出了基于FPGA ...
可编程逻辑 基于FPGA的DDS波形信号发生器的设计
设计采用Altera公司CycloneII系列EP2C5Q208作为核心器件,采用直接数字频率合成技术实现了一个频率、相位可控的基本信号发生器。该信号发生器可以产生正弦波、方波、三角波和锯齿波四种波形。仿真及硬件验证的结果表明,该信号发生器精度高,抗干扰性好,此设计方案具有一定的实用性。
...
可编程逻辑 基于FPGA的DDS杂散分析及抑制方法
首先介绍了采用直接数字频率合成(DDS)技术的正弦信号发生器的基本原理和采用FPGA实现DDS信号发生器的基本方法,然后结合DDS的原理分析了采用DDS方法实现的正弦信号发生器的优缺点,其中重点分析了幅度量化杂散产生的误差及其原因,最后针对DDS原理上存在的幅度量化杂散,利用FPGA时钟频率可调的特点,重点提出了基于FPGA ...
嵌入式/单片机编程 本设计的基本要求是以复杂可编程逻辑器件CPLD为基础
本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。 ...
VHDL/FPGA/Verilog VHDL使用例子
VHDL使用例子,包括走马灯,路灯,天线,电子表,数字频率计等
软件设计/软件工程 dds信号发生器程序设计
dds信号发生器程序设计,框图,基于CPLD控制的DDS数字频率合成器设计