搜索结果
找到约 328,685 项符合
数字频率计的设计与制作 的查询结果
VHDL/FPGA/Verilog 这是一个用verilog语言设计的数字频率及的源代码
这是一个用verilog语言设计的数字频率及的源代码,上传一下,供大家研究
matlab例程 基于MATLAB与VC混合编程的数字均衡器的设计
基于MATLAB与VC混合编程的数字均衡器的设计
系统设计方案 基于单片机at89s52和传感器ds18b20的数字温度采集系统的设计与实现
基于单片机at89s52和传感器ds18b20的数字温度采集系统的设计与实现
VHDL/FPGA/Verilog 简单的数字频率计
简单的数字频率计,source为输入,可以测量其频率,在maxplux中使用,需要标准的1hz时钟信号。
单片机开发 6位数码管显示的数字频率计
6位数码管显示的数字频率计,测量范围可达65KMz,测量误差小。
汇编语言 ----用AT89C51制作八位数字频率计----完整程序清单,2003年全国大学生比赛项目!
----用AT89C51制作八位数字频率计----完整程序清单,2003年全国大学生比赛项目!
VHDL/FPGA/Verilog 这个是在vhdl环境下的频率计的系统设计。
这个是在vhdl环境下的频率计的系统设计。
VHDL/FPGA/Verilog 使用vriloge硬件描述语言设计数字频率计
使用vriloge硬件描述语言设计数字频率计,其对于高频测量精确,可测范围0—99999999HZ,在MAX+PLUSII中运行通过并在实验箱上运行通过达到要求
单片机开发 51单片机开发的等精度数字频率计
51单片机开发的等精度数字频率计,实现计数0-
单片机开发 基于KeilC51软件的电子钟设计与制作,论文中有详细的源程序以及对keil的调试介绍。
基于KeilC51软件的电子钟设计与制作,论文中有详细的源程序以及对keil的调试介绍。