搜索结果

找到约 14,308 项符合 数字频率合成 的查询结果

技术书籍 基于单片机的数字频率计的设计-68页-0.7M.pdf

专辑类-单片机专辑-258册-4.20G 基于单片机的数字频率计的设计-68页-0.7M.pdf
https://www.eeworm.com/dl/537/7253.html
下载: 175
查看: 1090

VHDL/Verilog/EDA源码 基于VHDL语言设计数字频率计.rar

基于VHDL的数字频率计的设计(非常的实用
https://www.eeworm.com/dl/504/8825.html
下载: 111
查看: 1083

学术论文 基于FPGA的全同步数字频率计的设计.rar

频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各 ...
https://www.eeworm.com/dl/514/9371.html
下载: 148
查看: 1070

学术论文 基于FPGA的频率特性测试仪的研制

频率特性测试仪(简称扫频仪)是一种测试电路频率特性的仪器,它广泛应用于无线电、电视、雷达及通信等领域,为分析和改善电路的性能提供了便利的手段。而传统的扫频仪由多个模块构成,电路复杂,体积庞大,而且在高频测量中,大量的分立元件易受温度变化和电磁干扰的影响。为此,本文提出了集成化设计的方法,针对可编程逻辑 ...
https://www.eeworm.com/dl/514/10012.html
下载: 32
查看: 1079

学术论文 基于FPGA的全同步数字频率计的设计

频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各 ...
https://www.eeworm.com/dl/514/12835.html
下载: 115
查看: 1055

学术论文 基于FPGA的数字频率计的设计与实现

介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
https://www.eeworm.com/dl/514/13254.html
下载: 134
查看: 1069

学术论文 直接数字频率合成器的研究

本文介绍了直接数字频率合成器(DDS)的工作原理及基本结构,在此基础上推导了它的理想频谱,分析了DDS杂散的来源及抑制杂散的常用方法;重点研究了DDS中累加器和波形存储表的设计。针对DDS输入数据刷新率低的特点,双层累加... ...
https://www.eeworm.com/dl/514/13736.html
下载: 40
查看: 1066

单片机编程 基于51单片机的数字频率计

基于51单片机的数字频率计,里面有源代码与proteus仿真模型,可以作为学习参考之用^_^
https://www.eeworm.com/dl/502/13819.html
下载: 78
查看: 1136

教程资料 基于FPGA数字频率计的实现

基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。
https://www.eeworm.com/dl/fpga/doc/17478.html
下载: 94
查看: 1403

教程资料 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计

基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
https://www.eeworm.com/dl/fpga/doc/17512.html
下载: 133
查看: 1119