搜索结果
找到约 12,082 项符合
数字锁 的查询结果
按分类筛选
- 全部分类
- 学术论文 (53)
- 技术资料 (51)
- VHDL/FPGA/Verilog (38)
- 单片机编程 (15)
- 单片机开发 (15)
- 系统设计方案 (14)
- 教程资料 (12)
- 电子书籍 (12)
- 技术书籍 (11)
- 其他 (11)
- 其他 (9)
- 其他书籍 (8)
- 模拟电子 (7)
- VIP专区 (7)
- 软件设计/软件工程 (6)
- 通讯/手机编程 (5)
- 通讯编程文档 (4)
- 文件格式 (4)
- matlab例程 (4)
- 电子书籍 (4)
- 手册 (4)
- 可编程逻辑 (3)
- 源码 (3)
- 电源技术 (2)
- 通信网络 (2)
- 其他嵌入式/单片机内容 (2)
- 邮电通讯系统 (2)
- 文章/文档 (2)
- 嵌入式/单片机编程 (2)
- 汇编语言 (2)
- 书籍源码 (1)
- 电路图 (1)
- 无线通信 (1)
- 测试测量 (1)
- 操作系统开发 (1)
- DSP编程 (1)
- 中间件编程 (1)
- RFID编程 (1)
- *行业应用 (1)
- Delphi/CppBuilder (1)
- 应用设计 (1)
- 书籍 (1)
技术资料 50khz+igbt串联谐振感应加热电源研制
目前以IGBT为开关器件的串联谐振感应加热电源在大功率和高频下的研究是一个热点和难点,为弥补采用模拟电路搭建而成的控制系统的不足,对感应加热电源数字化控制研究是必然趋势。本文以串联谐振型感应加热电源为研究对象,采用T公司的TMS320F2812为控制芯片实现电源控制系统的数字化。首先分析了串联诺振型感应加热电源的负 ...
技术资料 基于IGBT的并联谐振感应加热电源的研究
本文首先对感应加热电源的发展现状及前景作了分析,并阐述了感应加热的基本原理。从适用于大功率应用场合的电流型并联负载谐振逆变器出发,对比了并联谐振逆变器各种调功方式的优缺点,提出采用高频Buck斩波器做为调节电源输出功率的手段。文中重点对并联谐振逆变器进行分析,对比其各工作状态,指出为保证逆变器可靠运行采 ...
技术资料 基于IGBT的150KHZ大功率感应加热电源的研究
本文以感应加热电源为研究对象,阐述了感应加热电源的基本原理及其发展趋势。对感应加热电源常用的两种拓扑结构-电流型逆变器和电压型逆变器做了比较分析,并分析了感应加热电源的各种调功方式。在对比几种功率调节方式的基础上,得出在整流侧调功有利于高频感应加热电源频率和功率的提高的结论,选择了不控整流加软斩波器 ...
学术论文 FPGA内全数字延时锁相环的设计.rar
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
教程资料 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
可编程逻辑 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
VHDL/FPGA/Verilog 电子锁的vhdl实现 (pld数字系统设计上)
电子锁的vhdl实现
(pld数字系统设计上)
其他书籍 各种电子器件管脚图,THD-1型数字电路实验箱简介,门电路及参数测试,半加器、全加器,数据选择器,数码比较器,译码器和数码显示器,锁存器和触发器,中规模计数器,双向移位寄存器,三态门和数据总线,半导体
各种电子器件管脚图,THD-1型数字电路实验箱简介,门电路及参数测试,半加器、全加器,数据选择器,数码比较器,译码器和数码显示器,锁存器和触发器,中规模计数器,双向移位寄存器,三态门和数据总线,半导体存储器,多谐振荡器,单稳态触发器,CMOS门电路及集成施密特触发器,集成数模转换器(DAC),逐次渐进型模数转换器(ADC) ...
系统设计方案 一种基于锁相环的数字频率合成器的设计
一种基于锁相环的数字频率合成器的设计