搜索结果
找到约 11,164 项符合
数字钟 的查询结果
按分类筛选
- 全部分类
- 单片机开发 (97)
- VHDL/FPGA/Verilog (73)
- 汇编语言 (54)
- VIP专区 (26)
- 单片机编程 (21)
- 嵌入式/单片机编程 (20)
- 其他 (18)
- 技术资料 (17)
- 可编程逻辑 (12)
- 软件设计/软件工程 (12)
- 教程资料 (9)
- 系统设计方案 (7)
- 模拟电子 (6)
- 其他书籍 (6)
- 文章/文档 (5)
- 其他嵌入式/单片机内容 (4)
- 源码 (3)
- 单片机相关 (2)
- 其他文档 (2)
- 教程资料 (2)
- 电子书籍 (2)
- 书籍源码 (2)
- 学术论文 (1)
- 技术书籍 (1)
- PCB相关 (1)
- DSP编程 (1)
- 易语言编程 (1)
- 压缩解压 (1)
- 家庭/个人应用 (1)
- 文件格式 (1)
- 其他数据库 (1)
- 其他行业 (1)
- 教育系统应用 (1)
- Linux/Unix编程 (1)
- matlab例程 (1)
- VC书籍 (1)
- 电子技术 (1)
- VHDL/Verilog/EDA源码 (1)
- 论文 (1)
- 其他 (1)
汇编语言 89c51的数字钟程序
89c51的数字钟程序,在keil里边一。当弹道弹道弹道弹道导弹
文章/文档 vhdl设计的简易数字钟
vhdl设计的简易数字钟,里面有报告的模板,设计思想,设计图,模块代码,简单易懂。
VHDL/FPGA/Verilog 基于Verilog HDL设计的多功能数字钟
基于Verilog HDL设计的多功能数字钟,有兴趣的
文件格式 课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置
课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
单片机开发 关于我的数字钟的设计,设计一个24小时的数字闹钟
关于我的数字钟的设计,设计一个24小时的数字闹钟,该数字闹钟的面板如图9.1所示,它包括以下几个组成部分:(1)显示屏,由7个七段数码管组成,其中6个用于显示当前时间(时:分:秒)或设置的闹钟时间,而另一个则用于显示系统内部产生的周期性循环变化的待选预置数字; (2)YES(确认)键:用于输入新的时间或新的闹钟时间时, ...
VHDL/FPGA/Verilog 基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成)
基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能:
1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。
2. 具有调节小时、分钟的功能。
3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。 ...
软件设计/软件工程 EDA大作业设计报告 题 目: 数字钟的设计与制作 学 年: 学 期: 第二学期 专 业: 电子信息工程
EDA大作业设计报告
题 目: 数字钟的设计与制作
学 年: 学 期: 第二学期
专 业: 电子信息工程
软件设计/软件工程 【设计题目】 多功能数字钟的设计 【设计目的】 1掌握数字系统的分析和设计方法 2能够熟练的、合理的选用集成电路器件 3熟悉EWB软件的使用。 【设计指标及要求】 设计一个多功能数字
【设计题目】
多功能数字钟的设计
【设计目的】
1掌握数字系统的分析和设计方法
2能够熟练的、合理的选用集成电路器件
3熟悉EWB软件的使用。
【设计指标及要求】
设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示。整点能自动打点、报时。要求报时声响四低一高,最后一响 ...
单片机开发 用51单片机实现数字钟 利用数码管、I/O口实现数字钟的计数功能
用51单片机实现数字钟
利用数码管、I/O口实现数字钟的计数功能,并显示在数码管上
单片机开发 程序简洁的单片机6位数字钟
程序简洁的单片机6位数字钟,程序简洁的单片机6位数字钟。