搜索结果
找到约 22,742 项符合
数字逻辑电路 的查询结果
按分类筛选
- 全部分类
- 学术论文 (104)
- 技术资料 (46)
- 单片机编程 (27)
- 技术书籍 (24)
- VIP专区 (19)
- 其他书籍 (12)
- 可编程逻辑 (10)
- VHDL/FPGA/Verilog (10)
- 其他 (8)
- 电子书籍 (8)
- 嵌入式/单片机编程 (6)
- 教程资料 (5)
- 测试测量 (5)
- 单片机开发 (5)
- 模拟电子 (4)
- 技术教程 (3)
- PCB相关 (3)
- 电源技术 (3)
- 开发工具 (3)
- 软件设计/软件工程 (3)
- 系统设计方案 (3)
- EDA相关 (2)
- 教程资料 (2)
- 传感与控制 (2)
- 嵌入式综合 (2)
- 操作系统开发 (2)
- 电子书籍 (2)
- 文件格式 (2)
- VHDL/Verilog/EDA源码 (2)
- 笔记 (2)
- 书籍 (2)
- MAX+plusⅡ (1)
- 电子基础 (1)
- 应用电路 (1)
- FPGA (1)
- 实用电子技术 (1)
- 行业应用文档 (1)
- 单片机相关 (1)
- 其他文档 (1)
- 教材/考试/认证 (1)
- 经验分享 (1)
- 实用工具 (1)
- 微处理器开发 (1)
- 压缩解压 (1)
- 教育系统应用 (1)
- 书籍源码 (1)
- 设计相关 (1)
- 电子元器件应用 (1)
- 电子技术 (1)
- 源码 (1)
- 手册 (1)
- 教程 (1)
- 精品软件 (1)
其他书籍 FPGAcpld结构分析 pga的EDA设计方法 fpga中的微程序设计 复杂可编程逻辑器件cpld专题讲座(Ⅴ)──cpld的应用和实现数字逻 一种使用fpga设计的DRAM控制器 用cpld器件实
FPGAcpld结构分析 pga的EDA设计方法 fpga中的微程序设计 复杂可编程逻辑器件cpld专题讲座(Ⅴ)──cpld的应用和实现数字逻 一种使用fpga设计的DRAM控制器 用cpld器件实现24位同步计数器的设计
电子书籍 PPT 介绍复杂数字电路的设计方法
PPT 介绍复杂数字电路的设计方法,及其相应的工具,还有DAC源码。
VHDL/FPGA/Verilog 本文介绍了乐曲演奏电路的设计与实现中涉及的CPLD/FPGA可编程逻辑控件,开发环境MAX+PLUSⅡ,硬件描述语言HDL以及介绍了在MAX+PLUSⅡ的EDA 软件平台上, 一种基于FPGA 的乐曲
本文介绍了乐曲演奏电路的设计与实现中涉及的CPLD/FPGA可编程逻辑控件,开发环境MAX+PLUSⅡ,硬件描述语言HDL以及介绍了在MAX+PLUSⅡ的EDA 软件平台上, 一种基于FPGA 的乐曲发生器的设计方法, 并给出了设计的顶层电路图和底层模块的VHDL(或AHDL)源程序。该设计的正确性已通过硬件实验得到验证。 ...
单片机开发 PIC16F716数字电压表程序和电路,用数字滤波的方式
PIC16F716数字电压表程序和电路,用数字滤波的方式
其他书籍 有关VHDL在数字电路设计中的应用介绍以及一些典型事例
有关VHDL在数字电路设计中的应用介绍以及一些典型事例,对于初学者有一定帮助
嵌入式/单片机编程 c++ builder ,数字电路模拟,支持8051
c++ builder ,数字电路模拟,支持8051
单片机开发 该系统由主控制器、测温电路、显示电路及控制电路四大部分组成, 芯片使用了ATMEL公司的AT89S52单片机和美国DALLAS公司的DS18B20数字温度传感器。本文针对AT89S52单片机的性能和工
该系统由主控制器、测温电路、显示电路及控制电路四大部分组成, 芯片使用了ATMEL公司的AT89S52单片机和美国DALLAS公司的DS18B20数字温度传感器。本文针对AT89S52单片机的性能和工作原理做了简单介绍;同时对测量范围在-55~+125℃之间的数字温度传感器DS18B20做了详细介绍。对软、硬件的各个模块,逐步分析设计,画出各模块 ...
系统设计方案 本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构
本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具有很好的应用,DDS所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生 ...
嵌入式/单片机编程 用4*4键盘组成0-9数字键及确认键。 用8位数码管显示电路提示信息
用4*4键盘组成0-9数字键及确认键。
用8位数码管显示电路提示信息,当输入密码
时,只显示“8.”,当密码位数输入完毕按确
认键时,对应的密码与设定的密码进行比较,
若密码正确,则门开,此处继电器发出“叮咚”声;若
密码不正确,禁止按键输入3秒,同时发出“滴答”
报警声;若在3秒内仍有按键按下,则禁止按键
输入3秒 ...
其他书籍 CPLD数字电路设计--使用MAX+plusⅡ入门篇,学习MAX+plusII必备书籍。
CPLD数字电路设计--使用MAX+plusⅡ入门篇,学习MAX+plusII必备书籍。