搜索结果
找到约 22,742 项符合
数字逻辑电路 的查询结果
按分类筛选
- 全部分类
- 学术论文 (104)
- 技术资料 (46)
- 单片机编程 (27)
- 技术书籍 (24)
- VIP专区 (19)
- 其他书籍 (12)
- 可编程逻辑 (10)
- VHDL/FPGA/Verilog (10)
- 其他 (8)
- 电子书籍 (8)
- 嵌入式/单片机编程 (6)
- 教程资料 (5)
- 测试测量 (5)
- 单片机开发 (5)
- 模拟电子 (4)
- 技术教程 (3)
- PCB相关 (3)
- 电源技术 (3)
- 开发工具 (3)
- 软件设计/软件工程 (3)
- 系统设计方案 (3)
- EDA相关 (2)
- 教程资料 (2)
- 传感与控制 (2)
- 嵌入式综合 (2)
- 操作系统开发 (2)
- 电子书籍 (2)
- 文件格式 (2)
- VHDL/Verilog/EDA源码 (2)
- 笔记 (2)
- 书籍 (2)
- MAX+plusⅡ (1)
- 电子基础 (1)
- 应用电路 (1)
- FPGA (1)
- 实用电子技术 (1)
- 行业应用文档 (1)
- 单片机相关 (1)
- 其他文档 (1)
- 教材/考试/认证 (1)
- 经验分享 (1)
- 实用工具 (1)
- 微处理器开发 (1)
- 压缩解压 (1)
- 教育系统应用 (1)
- 书籍源码 (1)
- 设计相关 (1)
- 电子元器件应用 (1)
- 电子技术 (1)
- 源码 (1)
- 手册 (1)
- 教程 (1)
- 精品软件 (1)
家庭/个人应用 用Altera公司的QuartusII编写的电子钟程序
用Altera公司的QuartusII编写的电子钟程序,可以下载至开发板,实现一个智能数字钟功能,计时,校时,闹钟,跑表等功能,也可用于学习verilog HDL语言与数字逻辑
VHDL/FPGA/Verilog 这个给QuartusII初学者用的
这个给QuartusII初学者用的,里面很清楚的通过几个例子来告诉怎么运用QuartusII.
实验1:Quartus入门
实验2:简单的组合逻辑电路设计
实验3:七段数码管显示
实验4:BCD码显示及运
实验5:触发器和计数器
实验6:存储器的设计
实验7:基于DE2 的SOPC系统开发附录: ...
其他书籍 SOPC是一种新的系统设计技术
SOPC是一种新的系统设计技术,也是一种新的软硬件综合设计技术。通过它,可以很快地将硬件系统(包括微处理器,存储器,外设以及用户逻辑电路等)和软件设计都放在一个可编程的芯片中,以达到系统的IC设计.
单片机开发 基于单片机的定时和控制装置在许多行业有着广泛的应用
基于单片机的定时和控制装置在许多行业有着广泛的应用,而数字钟是其中最基本,也是最具有代表性的一个例子。在基于单片机系统的数字钟电路中,除了基于单片机系统和外围电路外,还需要外部的控制和显示装置。在本例中,输入装置是按键开关,由于控制数字钟的运行模式,显示装置是段式的LCD。 ...
其他 利用RFW102无线收发芯片
利用RFW102无线收发芯片,选择合适的微控制器,设计出工作在2.4GHz的无线数字收发电路。并以AD7416温度测量元件为例,简单介绍了此无线收发电路在无线传感器中的应用。
汇编语言 设计不带进位与或运算指令的实现
设计不带进位与或运算指令的实现,将汇编语言程序设计,数字逻辑与或运算原理以及计算机组成原理3方面的知识结合到一起利用此软件平台实现连续几个数的不带进位的与或运算, 逻辑运算运算单元的运行过程。
单片机开发 CS1150中文用户手册:CS1150是低功耗模数转换芯片。有效分辨率17位
CS1150中文用户手册:CS1150是低功耗模数转换芯片。有效分辨率17位,输出24位
数据。工作电压2.7V~5.5V、集成50Hz、60Hz陷波、128倍增益放大器、参考电压为
0.1V~5V、集成SPI接口。可以广泛使用在工业控制、量重、液体/气体化学分析、
血液分析、智能发送器、便携测量仪器领域。
目 录:
1 CS1150功能说明.
1.1 CS115 ...
VHDL/FPGA/Verilog URISC 处理器由数据单元和控制单元组成。数据单元中包含保存运算数据和运算结果的数据寄存器
URISC 处理器由数据单元和控制单元组成。数据单元中包含保存运算数据和运算结果的数据寄存器,也包括用来完成数据运算的组合逻辑电路单元。控制单元用来产生控制信号序列,以决定何时进行何种数据运算。控制单元要从数据单元得到条件信号,以决定继续进行那些数据运算,数据单元要产生输出信号,数据运算状态等有用信息。 ...
VHDL/FPGA/Verilog 本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程
本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程,作为我这一段
时间自学 FPGA/CPLD 的总结,如果有什么不正确的地方,敬请各位不幸看到这篇文章的
大侠们指正,在此表示感谢。当然,这是一个非常简单的时序逻辑电路实例,主要是详细
描述了一些软件的使用方法。文章中涉及的软件有Synplicity 公司出品的Syn ...