搜索结果

找到约 22,742 项符合 数字逻辑电路 的查询结果

其他书籍 在多数情况下,集成电路芯片的管脚不会全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管脚,但实际上通常不会全部使用,这样就会存在悬空端子。所有数字逻辑器件的无用端子必须连接到一个高

在多数情况下,集成电路芯片的管脚不会全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管脚,但实际上通常不会全部使用,这样就会存在悬空端子。所有数字逻辑器件的无用端子必须连接到一个高电平或低电平,以防止电流漂移(具有总线保持功能的器件无需处理不用输入管脚)。究竟上拉还是下拉由实际器件在何种方式下功耗 ...
https://www.eeworm.com/dl/542/219509.html
下载: 139
查看: 1529

其他书籍 跟我学数字电子电路:嵌入式控制的基础课程

跟我学数字电子电路:嵌入式控制的基础课程
https://www.eeworm.com/dl/542/224678.html
下载: 42
查看: 1058

单片机开发 TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输

TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输入:I/O CLOCK和片选(CS)。 内部系统时钟和I/O CLOCK可独立使用。应用电路的设计只需利用I/O时钟启动转换或读出转换结果。当CS为 ...
https://www.eeworm.com/dl/648/226044.html
下载: 94
查看: 1181

单片机开发 LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件

LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件有两个控制输入:DIN CLK和片选(CS)。 内部系统时钟和DIN CLK可独立使用。应用电路的设计只需利用时钟启动转换或读出转换结果。当CS为 ...
https://www.eeworm.com/dl/648/226047.html
下载: 124
查看: 1208

人工智能/神经网络 数字逻辑系统和数字设计的课程设计

数字逻辑系统和数字设计的课程设计
https://www.eeworm.com/dl/650/263466.html
下载: 32
查看: 1037

书籍源码 运用vhdl语言编程,是数字逻辑中的电子钟!各模块及源代码都有,适合电信同学使用!

运用vhdl语言编程,是数字逻辑中的电子钟!各模块及源代码都有,适合电信同学使用!
https://www.eeworm.com/dl/532/265184.html
下载: 45
查看: 1070

其他书籍 从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog

从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog
https://www.eeworm.com/dl/542/269024.html
下载: 145
查看: 1082

嵌入式/单片机编程 数字时钟.在基于单片机系统的数字钟电路中,输入装置是按键开关.

数字时钟.在基于单片机系统的数字钟电路中,输入装置是按键开关.
https://www.eeworm.com/dl/647/286585.html
下载: 24
查看: 1080

嵌入式/单片机编程 这个源码是关于数字逻辑的一些常见的图形以及相关的性能还有就是说明了相关元器件的工作原理

这个源码是关于数字逻辑的一些常见的图形以及相关的性能还有就是说明了相关元器件的工作原理
https://www.eeworm.com/dl/647/298267.html
下载: 145
查看: 1031

单片机开发 Proteus7.12完美破解版.rar电路仿真软件很好用可以仿真单片数字模拟电路

Proteus7.12完美破解版.rar电路仿真软件很好用可以仿真单片数字模拟电路
https://www.eeworm.com/dl/648/304510.html
下载: 186
查看: 1235