搜索结果
找到约 12,238 项符合
数字脉冲 的查询结果
按分类筛选
- 全部分类
- 学术论文 (46)
- 技术资料 (29)
- 单片机编程 (24)
- 单片机开发 (23)
- VIP专区 (13)
- 技术书籍 (12)
- VHDL/FPGA/Verilog (12)
- 其他书籍 (11)
- 电子基础 (8)
- 电子书籍 (8)
- 模拟电子 (7)
- matlab例程 (7)
- 其他 (6)
- 通讯/手机编程 (5)
- 系统设计方案 (5)
- 其他 (4)
- 教程资料 (3)
- 可编程逻辑 (3)
- 汇编语言 (3)
- 源码 (3)
- 教程资料 (2)
- PCB相关 (2)
- 电源技术 (2)
- DSP编程 (2)
- 通信网络 (2)
- 传感与控制 (2)
- 测试测量 (2)
- 通讯编程文档 (2)
- 嵌入式/单片机编程 (2)
- 经验分享 (1)
- 设计相关 (1)
- 工控技术 (1)
- 视频教程 (1)
- 接口技术 (1)
- 中间件编程 (1)
- 文章/文档 (1)
- RFID编程 (1)
- 编译器/解释器 (1)
- 数学计算 (1)
- Delphi/CppBuilder (1)
- 教育系统应用 (1)
- 其他行业 (1)
- 软件测试 (1)
- 书籍 (1)
- 笔记 (1)
- 习题答案 (1)
- 教程 (1)
单片机开发 步进电动机是纯粹的数字控制电动机
步进电动机是纯粹的数字控制电动机,它将电脉冲信号转变为角位移,即给一个脉冲,步进电机就转一个角度,因此非常合适单片机控制,在非超载的情况下,电机的转速、停止的位置只取决于脉冲信号的频率和脉冲数,而不受负载变化的影响,电机则转过一个步距角,同时步进电机只有周期性的无累积误差,精度高。 ...
单片机开发 步进电动机是纯粹的数字控制电动机
步进电动机是纯粹的数字控制电动机,它将电脉冲信号转变为角位移,即给一个脉冲,步进电机就转一个角度,因此非常合适单片机控制。
单片机开发 步进电动机是纯粹的数字控制电动机
步进电动机是纯粹的数字控制电动机,它将电脉冲信号转变为角位移,即给一个脉冲,步进电机就转一个角度,因此非常合适单片机控制。
VHDL/FPGA/Verilog 序列检测器可用于检测一组或多组二进制码组成的脉冲序列信号
序列检测器可用于检测一组或多组二进制码组成的脉冲序列信号,这在数字通信领域中有广泛的应用。当序列检测器连续收到一组二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到连续的检测中收到 ...
VHDL/FPGA/Verilog 数字显示当前的小时、分钟、秒; 2、可以预置为12小时计时显示和24小时计时显示; 3、一个调节键
数字显示当前的小时、分钟、秒;
2、可以预置为12小时计时显示和24小时计时显示;
3、一个调节键,用于调节目标数位的数字。对调节的内容敏感,如调节分钟或秒时,保持按下时自动计数,否则以脉冲计数;
4、一个功能键,用于切换不同状态:计时、调时、调分、调秒、调小时制式。 ...
DSP编程 第 1 章 数字信号处理概述 第 2 章 模数转换和数模转换 第 3 章 数字信号 第 4 章 差分方程与滤波 第 5 章 卷积与滤波 第 6 章 z 变换 第 7 章 傅立叶变换与滤波器
第 1 章 数字信号处理概述
第 2 章 模数转换和数模转换
第 3 章 数字信号
第 4 章 差分方程与滤波
第 5 章 卷积与滤波
第 6 章 z 变换
第 7 章 傅立叶变换与滤波器形状
第 8 章 数字信号频谱
第 9 章 有限脉冲响应滤波器
第 10 章 无限脉冲响应滤波器
第 11 章 DFT和FFT处理 ...
其他 数字钟是一个将“时”“分”“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时;显示满刻度为23时59分59秒
数字钟是一个将“时”“分”“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时;显示满刻度为23时59分59秒,另外具备校时功能和报时功能。因此,一个基本的数字钟电路主要由“时”“分”“秒”计数器校时电路组成。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累加60秒发送一个“分脉冲”信号 ...
其他 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给
本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusⅡ的集成开发环境下编写HDL代码,进行综合 利用QuartusⅡ内部的仿 ...
通讯编程文档 数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。 ...