搜索结果
找到约 28,459 项符合
数字移相器 的查询结果
DSP编程 反相器(施密特) 数电和模电 非门与反相器的区别
反相器(施密特)
数电和模电
非门与反相器的区别
通讯/手机编程 通信系统中基于MATLAB的四相移相键控调制的仿真
通信系统中基于MATLAB的四相移相键控调制的仿真
其他书籍 关于全数字64QAM调制器的FPGA实现的论文
关于全数字64QAM调制器的FPGA实现的论文
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定
PLL是数字锁相环设计源程序,
其中, Fi是输入频率(接收数据),
Fo(Q5)是本地输出频率.
目的是从输入数据中提取时钟信号(Q5),
其频率与数据速率一致,
时钟上升沿锁定在数据的上升和下降沿上;
顶层文件是PLL.GDF
其他 vhdl硬件设计实现一个数字上变频器
vhdl硬件设计实现一个数字上变频器,实现数字上变频
电子书籍 介绍了一种采用N 先于M 环路滤波器的全数字锁相环的设计实现。这种全数字锁 相环采用了N 先于M 环路滤波器
介绍了一种采用N 先于M 环路滤波器的全数字锁相环的设计实现。这种全数字锁
相环采用了N 先于M 环路滤波器,可以达到滤除噪声干扰的目的。文中讲述了这种全数字锁相环的结构和工作原理,提出了各单元电路的设计和实现方法,并给出了关键部件的VHDI 代码,最后用FPGA 予以实现。 ...
VHDL/FPGA/Verilog 全数字锁相环(adpll)的部分源程序代码
全数字锁相环(adpll)的部分源程序代码,是其中最重要的部分。
其他 基于FPGA的移相式DDS正弦信号发生器的VHDL源代码
基于FPGA的移相式DDS正弦信号发生器的VHDL源代码,压缩包里是在Quartus里做的工程,FPGA用的是Cyclone1C3系列
电子书籍 数字锁相环原理与应用.pdf
锁相技术相关专辑 38册 209M数字锁相环原理与应用.pdf
电子书籍 用数字锁相环电路实现高精度宽范围频率控制.pdf
锁相技术相关专辑 38册 209M用数字锁相环电路实现高精度宽范围频率控制.pdf