搜索结果
找到约 54,661 项符合
放大器实现 的查询结果
按分类筛选
- 全部分类
- 技术资料 (46)
- 单片机编程 (25)
- 模拟电子 (19)
- 学术论文 (16)
- 电源技术 (11)
- VIP专区 (11)
- 单片机开发 (8)
- 系统设计方案 (5)
- 测试测量 (4)
- DSP编程 (3)
- 其他 (3)
- 技术书籍 (2)
- 通信网络 (2)
- 文章/文档 (2)
- 通讯/手机编程 (2)
- 工业控制 (1)
- 行业应用文档 (1)
- 电机控制 (1)
- PCB相关 (1)
- 传感与控制 (1)
- 无线通信 (1)
- 可编程逻辑 (1)
- *行业应用 (1)
- 汇编语言 (1)
- 其他嵌入式/单片机内容 (1)
- 压缩解压 (1)
- 嵌入式/单片机编程 (1)
- 通讯编程文档 (1)
- Modem编程 (1)
- 数据结构 (1)
- matlab例程 (1)
- 其他书籍 (1)
- 文件格式 (1)
- MTK (1)
- 串口编程 (1)
- PCB图/BOM单/原理图 (1)
- 手册 (1)
- 电路图 (1)
学术论文 模糊逻辑系统的C语言实现方法
本文首先介绍了三种专门用于模糊逻辑控制系统设计的软件系统。详细地介绍了利用软件进行模糊逻辑控制系统设计的基本原理以及模糊控制器的软件程序设计方法。实验表明,模糊逻辑系统的C 语言实现方法是完全可行的,
学术论文 基于FPGA技术的高性能AES_CBC算法的实现研究
AES是美国于2000年10月份确立的高级加密标准,该标准的反馈链路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全数据网络的关键,要保证在公众网上传输的信息不被窃取和偷听,必须对数据进行加密。在不影响网络性能的前提下,快速实现数据加密/解密,对于开发高性能的安全路由器、安全网关等对数据处理 ...
学术论文 基于FPGA实现可扩展高速FFT处理器的研究
DFT(离散傅立叶变换)作为将信号从时域转换到频域的基本运算,在各种数字信号处理中起着核心作用
学术论文 基于IEEE80211a的OFDM传输系统的接收机算法研究与FPGA实现
作为一项正在兴起的无线应用服务,无线局域网已在机场、校园、会议室、甚至在家庭都有所应用.它正叩开高速无线数据业务市场的大门.目前,无线局域网仍处于众多标准共存时期.每一标准的背后都有大公司或者大集团的支持.在众多无线局域网协议中IEEE802.11a协议是很有特色的一个,它的优势在于采用了正交频分复用(OFDM)方式来传输 ...
学术论文 基于IEEE80211a的OFDM基带传输系统的研究及其部分模块的FPGA实现
IEEE802旗下的无线网络协议引领了无线网络领域的新革命,其不断提升的速度优势满足了人们对于高速无线接入的迫切要求,在这其中,OFDM技术所起的作用不可小觑。随着FPGA、信号处理和通信技术的发展,OFDM的应用得到了长足的进步。在此情况下,以OFDM技术为核心实现数据传输的原型机系统显得应情应景而且必要。 本课题在深入 ...
学术论文 基于多相滤波的宽带DDC及其FPGA实现
随着现代雷达技术的不断发展,电子侦察设备面临电磁环境日益复杂多变,发展宽带化、数字化、多功能、软件化的电子侦察设备已是一项重要的任务.然而,目前的宽带A/D与后续DSP之间的工作速率总有一到两个数量级的差别,二者之间的瓶颈成为电子侦察系统数字化的最大障碍.通信领域软件无线电的成功应用为电子侦察系统的发展提供了一 ...
学术论文 加密卡的研制与加密算法的FPGA实现
随着安全通信数据速率的提高,关键数据加密算法的软件实施成为重要的系统瓶颈.基于FPGA的高度优化的可编程的硬件安全性解决方案提供了并行处理能力,并且可以达到所要求的加密处理性能(每秒的SSL或RSA运算次数)基准.网络的迅速发展,对安全性的需要变得越来越重要.然而,尽管网络技术进步很快,安全性问题仍然相对落后.由于FPGA ...
学术论文 (2,1,9)软判决Viterbi译码器的设计与FPGA实现
卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
学术论文 卷积码在CDMA2000中的应用及其译码器FPGA实现
数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准 ...
学术论文 可重构FPGA通讯纠错进化电路及其实现
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬 ...