搜索结果

找到约 13,688 项符合 接口连接 的查询结果

按分类筛选

显示更多分类

可编程逻辑 Arduino控制器使用图文教程

  Arduino 是一块基于开放原始代码的Simple i/o 平台,并且具有使用类似java,C 语言的开发环境。让您可以快速 使用Arduino 语言与Flash 或Processing…等软件,作出互动作品。Arduino 可以使用开发完成的电子元件例如Switch 或Sensors 或其他控制器、LED、步进电机或其他输出裝置。Arduino 也可以独立运作 ...
https://www.eeworm.com/dl/kbcluoji/39453.html
下载: 169
查看: 1050

可编程逻辑 基于NiosII软核处理器的步进电机接口设计

    NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。 ...
https://www.eeworm.com/dl/kbcluoji/39863.html
下载: 166
查看: 1043

可编程逻辑 连接图器件

连接图器件
https://www.eeworm.com/dl/kbcluoji/39920.html
下载: 113
查看: 1031

可编程逻辑 接口设计说明书(软件设计文档范例)

软件接口
https://www.eeworm.com/dl/kbcluoji/39938.html
下载: 65
查看: 1055

可编程逻辑 FPGA与ADC数字数据输出的接口

  现场可编程门阵列(FPGA)与模数转换器(ADC)数字数据输出的接口是一项常见的工程设计挑战。此外,ADC使用多种多样的数字数据样式和标准,使这项挑战更加复杂。本资料将告诉您有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。 ...
https://www.eeworm.com/dl/kbcluoji/39942.html
下载: 154
查看: 1026

可编程逻辑 基于CycloneIII构成的RS编码系统

本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信 ...
https://www.eeworm.com/dl/kbcluoji/39990.html
下载: 34
查看: 1020

可编程逻辑 用FPGA实现RS485通信接口芯片

在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片 ...
https://www.eeworm.com/dl/kbcluoji/40097.html
下载: 126
查看: 1037

可编程逻辑 XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接

XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and ...
https://www.eeworm.com/dl/kbcluoji/40104.html
下载: 28
查看: 1114

可编程逻辑 Spartan-3 FPGA 的 3.3V 配置应用指南

摘要:本应用指南提供了一种方法可从3.3V接口对Spartan™-3和Spartan-3L FPGA进行配置。它针对每种配置模式都提供了一组经验证的连接框图。这些框图是完整且可直接使用的解决方案。
https://www.eeworm.com/dl/kbcluoji/40311.html
下载: 152
查看: 1051

可编程逻辑 FPGA连接DDR2的问题讨论

我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可 ...
https://www.eeworm.com/dl/kbcluoji/40337.html
下载: 91
查看: 1114