搜索结果
找到约 605 项符合
抗抖动 的查询结果
可编程逻辑 基于FPGA的时钟跟踪环路的设计
提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
可编程逻辑 用单层PCB设计超低成本混合调谐器
今天,电视机与视讯转换盒应用中的大多数调谐器采用的都是传统单变换MOPLL概念。这种调谐器既能处理模拟电视讯号也能处理数字电视讯号,或是同时处理这两种电视讯号(即所谓的混合调谐器)。在设计这种调谐器时需考虑的关键因素包括低成本、低功耗、小尺寸以及对外部组件的选择。本文将介绍如何用英飞凌的MOPLL调谐芯片TUA603 ...
可编程逻辑 PCB被动组件的隐藏特性解析
PCB 被动组件的隐藏特性解析
传统上,EMC一直被视为「黑色魔术(black magic)」。其实,EMC是可以藉由数学公式来理解的。不过,纵使有数学分析方法可以利用,但那些数学方程式对实际的EMC电路设计而言,仍然太过复杂了。幸运的是,在大多数的实务工作中,工程师并不需要完全理解那些复杂的数学公式和存在于EMC规范中的学理 ...
可编程逻辑 差分阻抗
当你认为你已经掌握了PCB 走线的特征阻抗Z0,紧接着一份数据手册告诉你去设计一个特定的差分阻抗。令事情变得更困难的是,它说:“……因为两根走线之间的耦合可以降低有效阻抗,使用50Ω的设计规则来得到一个大约80Ω的差分阻抗!”这的确让人感到困惑!这篇文章向你展示什么是差分阻抗。除此之外,还讨论了为什么是这样, ...
可编程逻辑 PCB布线原则
PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了 ...
可编程逻辑 电路板布局原则
电路板布局………………………………………42.1 电源和地…………………………………………………………………….42.1.1 感抗……………………………………………………………………42.1.2 两层板和四层板………………………………………………………42.1.3 单层板和二层板设计中的微处理器地……………………………….42.1 ...
可编程逻辑 印刷电路板设计原则
减小电磁干扰的印刷电路板设计原则
内 容
摘要……1
1 背景…1
1.1 射频源.1
1.2 表面贴装芯片和通孔元器件.1
1.3 静态引脚活动引脚和输入.1
1.4 基本回路……..2
1.4.1 回路和偶极子的对称性3
1.5 差模和共模…..3
2 电路板布局…4
2.1 电源和地…….4
2.1.1 感抗……4
2.1.2 两层板和四层板4
2.1.3 单层板和二层板设计中 ...
可编程逻辑 PCB电磁辐射预实验技术研究
随着现代电子科技的发展, 大规模集成电路迅速普及,芯片逐渐向高速化和集成化方向发展, 其体积越来越小,频率越来越高,电磁辐射随其频率的升高成平方倍增长,使得各种电子设备系统内外的电磁环境愈加复杂,对PCB 设计中的电磁兼容技术要求更高。PCB 电磁兼容设计是否合理直接影响设备的技术指标,影响整个设备的抗干扰性能 ...
工控技术 《中国-五工W4GD高压大功率变频控制系统》用户使用说明书
——国际CE认证 ——国际船舶认证 ——德国技术合作 ——国际认可的中国品牌! ◆中国-五工W4GD高压大功率变频控制系统——节能,稳压,精度高,现场总线CPU、I/O控制技术,拒内对外干扰、抗外对内干扰能力强。 ...