搜索结果
找到约 16,617 项符合
抑制器 的查询结果
按分类筛选
- 全部分类
- 学术论文 (37)
- 技术资料 (25)
- 电源技术 (12)
- 模拟电子 (10)
- 单片机编程 (9)
- PCB相关 (5)
- 可编程逻辑 (5)
- 系统设计方案 (3)
- 技术教程 (2)
- 传感与控制 (2)
- 开发工具 (2)
- 电子元器件应用 (2)
- 其他 (2)
- VIP专区 (2)
- 经验分享 (1)
- 通信网络 (1)
- 技术书籍 (1)
- 实用工具 (1)
- 仿真技术 (1)
- 通讯编程文档 (1)
- 邮电通讯系统 (1)
- 其他行业 (1)
- matlab例程 (1)
- 文件格式 (1)
- 单片机开发 (1)
- 其他 (1)
- 电工电气 (1)
- 电机控制 (1)
- 书籍 (1)
- 手册 (1)
- 应用设计 (1)
- 教程 (1)
教程资料 用Verilog实现基于FPGA的通用分频器
用Verilog实现基于FPGA的通用分频器
教程资料 一种OFDM调制解调器的FPGA实现基于现代OFDM的书籍比较少
一种OFDM调制解调器的FPGA实现基于现代OFDM的书籍比较少
教程资料 使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg ...
教程资料 分频器 FPGA程序设计 二分频
分频器 FPGA程序设计 二分频 对硬件设计有很大用处\r\n
教程资料 采用FPGA模拟高动态GPS信号源中的C/A码产生器
本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。 ...
教程资料 基于fpga的JPEG编解码器设计
基于fpga的JPEG编解码器设计,采用流水线优化解决时间并行性问题,提高DCT/IDCT模块的运行速度。
教程资料 用CPLD控制曼彻斯特编解码器
用CPLD控制曼彻斯特编解码器,很详细的文字说明。
教程资料 一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法
摘要本文介绍了一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法,详细分析了设计原理并给出了相应的仿真结果.这种设计方法已在我们研制的GPS,GLONASS兼容机中得到实际应用。
教程资料 dsp下载器cpld程序
dsp下载器cpld程序\r\n感兴趣的朋友可以下来
教程资料 JPEG2000分数位平面编码器的fpga电路实现
JPEG2000分数位平面编码器的fpga电路实现