搜索结果
找到约 2,572 项符合
慢速外设 的查询结果
技术资料 MDIO Verilog RTL代码,SOC可以通过MDIO接口来访问外部PHY等慢速外设
MDIO Verilog RTL代码,SOC可以通过MDIO接口来访问外部PHY等慢速外设
单片机开发 I2C总线驱动程序(用两个普通IO模拟I2C总线) 包括100Khz(T=10us)的标准模式(慢速模式)选择
I2C总线驱动程序(用两个普通IO模拟I2C总线)
包括100Khz(T=10us)的标准模式(慢速模式)选择,
和400Khz(T=2.5us)的快速模式选择,
默认11.0592Mhz的晶振。
单片机开发 利用AVR单片机实现的慢速USB设备协议
利用AVR单片机实现的慢速USB设备协议
单片机开发 如果您用的是51等慢速的单片机可能没什么事情
如果您用的是51等慢速的单片机可能没什么事情,当用ARM等快速的处理器作大量数据传输时可能会出现丢包的现象。在MCU连续的给主机发包的过程中,主机还没有将上一个包的数据从D12读走(就是D12的缓冲区处于满的情况),MCU又将另一个包写进去时会覆盖掉以前的。因此在每写入一个包时必须先判断D12有没有空的缓冲区, ...
单片机开发 单片机与慢速器件接口VHDL程序,属于电子EDA,VHDL语言设计
单片机与慢速器件接口VHDL程序,属于电子EDA,VHDL语言设计
单片机开发 1. I2C总线驱动程序(用两个普通IO模拟I2C总线) 2.包括100Khz(T=10us)的标准模式(慢速模式)选择
1. I2C总线驱动程序(用两个普通IO模拟I2C总线)
2.包括100Khz(T=10us)的标准模式(慢速模式)选择,
3. 和400Khz(T=2.5us)的快速模式选择,
接口技术 arm处理器号慢速HOST总线时序的调整实践
arm处理器号慢速HOST总线时序的调整实践
DSP编程 基于DSP和CPLD的液晶模块的设计
本文介绍了一种基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模块的设计与实
现方法。将CPLD作为DSP与液晶模块之间连接的桥梁,解决了快速处理器DSP与慢速外设液晶模块的匹配问题,给出了硬件接口电路以及相关的程序设计,并在实际应用系统中成功运行。 ...