搜索结果

找到约 47,428 项符合 感知层设计 的查询结果

加密解密 本文是校园高可用性网络的设计有关接入层设计的一些针对性的实验。

本文是校园高可用性网络的设计有关接入层设计的一些针对性的实验。
https://www.eeworm.com/dl/519/483813.html
下载: 66
查看: 1032

技术资料 Altium AD设计 全志A33原厂核心板PCB 2片DDR3 4层设计

Altium AD设计 全志A33原厂核心板PCB  2片DDR3 4层设计,可作为你产品设计的参考。可作为你产品设计的参考。
https://www.eeworm.com/dl/832226.html
下载: 4
查看: 4104

技术资料 Altium AD设计 14层设计 ZYNQ系列XC7Z020CLG4核心板设计 原理图+PCB文件

Altium AD设计 14层设计 ZYNQ系列XC7Z020CLG400 核心板设计 原理图+PCB文件,ad 设计的工程文件,包括原理图及PCB印制板图,可以用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。
https://www.eeworm.com/dl/832230.html
下载: 3
查看: 5014

技术资料 12层设计EP2C35F672  FPGA开发板Cadence Allegro PCB 设计文件

12层设计EP2C35F672  FPGA开发板Cadence Allegro PCB 设计文件,Cadence Allegro设计文件,可作为你产品设计的参考。
https://www.eeworm.com/dl/832231.html
下载: 8
查看: 3191

传感与控制 基于CC2530的脉搏感知节点设计

针对现有脉搏采集装置价格昂贵、体积大、灵活性和扩展性差等问题,提出采用集微处理器和RF功能于一体的CC2530作为脉搏感知节点的主控芯片。CC2530控制感知节点的信号采集、处理和发送,实现功耗管理和任务管理。实验结果表明,该设计的感知节点具有功耗低、精度高、实时性强、稳定可靠、体积小、灵活性高和操作方便的特点。 ...
https://www.eeworm.com/dl/562/33898.html
下载: 59
查看: 1050

学术论文 基于FPGA的对象存储控制器原型的硬件设计与实现.rar

本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试 ...
https://www.eeworm.com/dl/514/9270.html
下载: 197
查看: 1069

学术论文 MIMOOFDM关键技术研究与FPGA设计.rar

宽带无线通信的持续高速的需求增长刺激了新的通信技术的不断产生,而这些技术的发展,很大程度上都来自于不同技术的互相补充与融合,这也成为新标准的源泉。正交频分复用(OFDM)技术在提供高效的频谱利用率以及良好的抗多径性能的同时,通过多输入输出(MIMO)技术来进一步增加信道容量,在不增加信号带宽的基础上取得更高的传 ...
https://www.eeworm.com/dl/514/9303.html
下载: 171
查看: 1044

学术论文 基于FPGA的磁盘阵列控制器的硬件设计与实现.rar

随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集 ...
https://www.eeworm.com/dl/514/9705.html
下载: 111
查看: 1232

教程资料 基于FPGA 的出租车计价器系统设计

摘要: 本文介绍了基于FPGA 的出租车计价器系统的功能、设计思想和实现, 该设计采用模块化自上而下的层次化设计,顶\r\n层设计有5 个模块,各模块中子模块采用VHDL 或图形法设计。在Max+plusⅡ下实现编译、仿真等,最后成功下载到FPGA 芯\r\n片中。完成了可预置自动计费、自动计程、计时、空车显示等多功能计价器。由于FPGA 具 ...
https://www.eeworm.com/dl/fpga/doc/17641.html
下载: 134
查看: 1104

PCB相关 DRAM内存模块的设计技术

第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计......................................................................... ...
https://www.eeworm.com/dl/501/22284.html
下载: 40
查看: 1047