搜索结果
找到约 1,759 项符合
引脚 的查询结果
按分类筛选
- 全部分类
- 单片机编程 (198)
- 技术资料 (180)
- 单片机开发 (125)
- 嵌入式/单片机编程 (25)
- 学术论文 (23)
- VIP专区 (21)
- DSP编程 (20)
- 手册 (19)
- 可编程逻辑 (18)
- 其他书籍 (17)
- 其他 (16)
- 模拟电子 (15)
- 汇编语言 (15)
- 技术教程 (13)
- VHDL/FPGA/Verilog (12)
- 教程资料 (11)
- 电源技术 (11)
- 微处理器开发 (11)
- 电子书籍 (11)
- PCB相关 (10)
- 文章/文档 (10)
- 软件设计/软件工程 (8)
- 源码 (8)
- 嵌入式综合 (7)
- 系统设计方案 (7)
- 技术书籍 (6)
- 串口编程 (6)
- 其他嵌入式/单片机内容 (6)
- 其他 (5)
- 电路图 (5)
- 资料/手册 (4)
- 教程资料 (3)
- 接口技术 (3)
- USB编程 (3)
- 驱动编程 (3)
- 技术管理 (3)
- 文件格式 (3)
- MTK (3)
- PCB图/BOM单/原理图 (3)
- 书籍 (3)
- 行业应用文档 (2)
- 通信网络 (2)
- C/C++语言编程 (2)
- 电子元器件应用 (2)
- 设计相关 (2)
- 中间件编程 (2)
- 嵌入式Linux (2)
- 通讯编程文档 (2)
- 教程 (2)
- 软件 (2)
- 论文 (2)
- 笔记 (2)
- 应用设计 (2)
- 电路图 (1)
- 经验分享 (1)
- 传感与控制 (1)
- 无线通信 (1)
- 教程资料 (1)
- 机械电子 (1)
- 开发工具 (1)
- 仿真技术 (1)
- 测试测量 (1)
- 存储器技术 (1)
- Windows CE (1)
- 并口编程 (1)
- 编译器/解释器 (1)
- 人物传记/成功经验 (1)
- 邮电通讯系统 (1)
- 数据结构 (1)
- 编辑器/阅读器 (1)
- Java书籍 (1)
- VC书籍 (1)
- GPS编程 (1)
- Linux/Unix编程 (1)
- 数值算法/人工智能 (1)
- 其他文档 (1)
- 经验 (1)
教程资料 Allegro FPGA System Planner中文介绍
完整性高的FPGA-PCB系统化协同设计工具
Cadence OrCAD and Allegro FPGA System Planner便可满足较复杂的设计及在设计初级产生最佳的I/O引脚规划,并可透过FSP做系统化的设计规划,同时整合logic、schematic、PCB同步规划单个或多个FPGA pin的最佳化及layout placement,借由整合式的界面以减少重复在design及P ...
技术书籍 基于MC9S12XHY系列的汽车控制解决方案
        电子发烧友讯: 飞思卡尔是全球嵌入式处理解决方案、高级汽车电子、消费电子、工业控制和网络市场的领导者。从微处理器和微控制器到传感器、模拟集成电路(IC)和连接,我们的技术为创新奠定基础,构建更加环保、安全、健康和互连的世界
MC9S12XHY系列是飞思卡尔公司的经 ...
技术书籍 集成运放应用电路设计360例_王昊
第1章  集成运放应用电路设计须知
1.1  集成运放简介
1.1.1  集成运放的内部框图、分类和图形符号
1.1.2  集成运放的引脚功能、封装及命名方法
1.1.3  集成运放的参数
1.2  理想运算放大器
1.2.1  运放的理想参数及理想运放的电路模型
1.2.2  简化设计的基本准则
1.3  选择电 ...
机械电子 基于机器视觉的芯片成型分离视觉检测系统的研究
摘要:芯片引脚是否合格,是成型分离制程检测的关键.针对这一问题,应用机器视觉和机器自动化技术,研制出实现成型分离制程芯片检测自动化的检测系统.实验测试表明,该设备具有较高的检测精度和检测速度,能够满足生产需要.关键词:成型分离'机器视觉'自动化检测 ...
C/C++语言编程 基于单片机的简单电子琴(源代码)
简单电子琴的51单片机程序
#include<reg51.h>&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;//包含51单片机寄存器定义的头文件
sbit&nbsp;P14=P1^4; &nbsp;&nbsp;&nbsp;&nbsp;//将P14位定义为P1.4引脚
sbit&nbsp;P15=P1^5;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;//将P15位定义为P1.5引脚
sbit&nbsp;P ...
C/C++语言编程 ch451数码管驱动实例程序
CH451 使用一个系统时钟信号来同步芯片内部的各个功能部件,例如,当系统时钟信号的频率变高时,显示驱动刷新将变快、按键响应时间将变短、上电复位信号的宽度将变窄、看门狗周期也将变短。一般情况下,CH451 的系统时钟信号是由内置的阻容振荡提供的,这样就不再需要任何外围电路,但内置RC 振荡的频率受电源电压的影响较 ...
开发工具 Arduino学习笔记4_Arduino软件模拟PWM
注:1.这篇文章断断续续写了很久,画图技术也不精,难免错漏,大家凑合看.有问题可以留言.
&nbsp;&nbsp;&nbsp;&nbsp; 2.论坛排版把我的代码缩进全弄没了,大家将代码粘贴到arduino编译器,然后按ctrl+T重新格式化代码格式即可看的舒服.
一、什么是PWM
PWM 即Pulse Wavelength Modulation 脉宽调制波,通过调整输出信号占空 ...
PCB相关 并口示波器小软件Port 1.0下载
&nbsp;&nbsp; Port1.0 使用说明 Port1.0是作者本人在进行电子制作和维修过程中萌发的一个思路。在电子制作、维修中,经常要用到多路的脉冲信号或是要测量多路的脉冲信号。本软件可通过微机并口向用户提供多达12路的标准TTL脉冲信号,同时可进行5路的标准TTL脉冲信号的波形显示。 软件的使用方法极为简单。输出信号时,只要 ...
可编程逻辑 基于VHDL的QPSK调制解调系统设计与仿真
文中详细介绍了QPSK技术的工作原理和QPSK调制、解调的系统设计方案,并通过VHDL语言编写调制解调程序和QuartusII软件建模对程序进行仿真,通过引脚锁定,下载程序到FPGA芯片EP1K30TC144-3中验证。软件仿真和硬件验证结果表明了该设计的正确性和可行性,由于采用FPGA芯片,减小了硬件设计的复杂性,该设计具有便于移植维护和 ...
可编程逻辑 Allegro FPGA System Planner中文介绍
完整性高的FPGA-PCB系统化协同设计工具
Cadence OrCAD and Allegro FPGA System Planner便可满足较复杂的设计及在设计初级产生最佳的I/O引脚规划,并可透过FSP做系统化的设计规划,同时整合logic、schematic、PCB同步规划单个或多个FPGA pin的最佳化及layout placement,借由整合式的界面以减少重复在design及P ...