搜索结果

找到约 3,953 项符合 异步时序 的查询结果

按分类筛选

显示更多分类

教程资料 七天玩转Altera:学习FPGA必经之路

         七天玩转Altera:学习FPGA必经之路包括基础篇、时序篇和验证篇三个部分。
https://www.eeworm.com/dl/fpga/doc/32393.html
下载: 72
查看: 1343

教程资料 基于FPGA的K9F4G08Flash控制器设计

设计了一种能使FPGA的主状态机直接管理Flash的控制器,该控制器具有自己的指令集和中断管理方式。用户可以根据FPGA的系统时钟对控制器进行操作,无需关心Flash对指令和数据的时序要求。控制器建立了自己的坏块管理机制,合并了一些Flash的常用关联指令,方便了用户对FPGA主状态机的设计。 ...
https://www.eeworm.com/dl/fpga/doc/32696.html
下载: 166
查看: 1075

可编程逻辑 七天玩转Altera:学习FPGA必经之路

         七天玩转Altera:学习FPGA必经之路包括基础篇、时序篇和验证篇三个部分。
https://www.eeworm.com/dl/kbcluoji/39631.html
下载: 92
查看: 1083

可编程逻辑 基于FPGA的K9F4G08Flash控制器设计

设计了一种能使FPGA的主状态机直接管理Flash的控制器,该控制器具有自己的指令集和中断管理方式。用户可以根据FPGA的系统时钟对控制器进行操作,无需关心Flash对指令和数据的时序要求。控制器建立了自己的坏块管理机制,合并了一些Flash的常用关联指令,方便了用户对FPGA主状态机的设计。 ...
https://www.eeworm.com/dl/kbcluoji/40351.html
下载: 72
查看: 1051

微处理器开发 FM1702NL

FM1702NL,FM1702SL(复旦微电子的M1射频卡读卡芯片,替换PHILIPS的MFRC500/530等)问题的解决办法,以及基于LPC213X系列ARM的SPI接口程序和时序图。 可以用于LPC2131,LPC2132,LPC2134,LPC2136,LPC2138等,也可以用在LPC2141,LPC2142,LPC2144,LPC2146,LPC2148上面。内部有详细说明。 ...
https://www.eeworm.com/dl/655/158783.html
下载: 139
查看: 1118

单片机开发 大家好

大家好,我是易北 这是我写的红外发送程序 经试验可以用 感觉时序不是十分严格 用自己写的接收程序接收不到正确的码 可是用别人写的接收程序却可以接收到 我的接收程序是采用测脉宽的方法写的 要求十分严格 十分可靠 而别人的程序是采用延时查询的方法写的 要求要松的多 谢谢支持 QQ:6036725 ...
https://www.eeworm.com/dl/648/230420.html
下载: 65
查看: 1031

单片机开发 非常好的一个I2C软件包。本模拟I2C软件包包含了I2C操作的底层子程序

非常好的一个I2C软件包。本模拟I2C软件包包含了I2C操作的底层子程序,使用前要定义 好SCL和SDA。在标准8051模式(12 Clock)下,对主频要求是不高于12MHz(即1个 机器周期1us) 若Fosc>12MHz则要增加相应的NOP指令数。(总线时序符合I2C标 准模式,100Kbit/S) ...
https://www.eeworm.com/dl/648/248167.html
下载: 173
查看: 1111

软件设计/软件工程 MCS-51单片机模拟I2C软件包本模拟I2C软件包包含了I2C操作的底层子程序

MCS-51单片机模拟I2C软件包本模拟I2C软件包包含了I2C操作的底层子程序,使用前要定义 好SCL和SDA。在标准8051模式(12 Clock)下,对主频要求是不高于12MHz(即1个 机器周期1us) 若Fosc>12MHz则要增加相应的NOP指令数。(总线时序符合I2C标 准模式,100Kbit/S) ...
https://www.eeworm.com/dl/684/412509.html
下载: 57
查看: 1092

论文 基于FPGA和DSP的车牌识别系统

本文主要研究了基于 DSP 和 FPGA 的车牌识别系统, 充分利用 TI 公司达芬奇系列 DM6446 DSP 的强大运算能力、 以及 Altera 公司 Cyclone II 系列 FPGA 灵活的时序逻 辑控制技术, 实现系统的高速运行。 
https://www.eeworm.com/dl/515214.html
下载: 2
查看: 105

技术资料 Synplify.DSP.v3.6crack

新型Synplify DSP ASIC版软件将帮助用户根据算法级设计的要求自动开发高质量RTL代码Synplify DSP ASIC版软件实现了独特的DSP综合优化,能自动实施算法,从而使设计人员不仅能够实现速度与占用面积间的平衡,同时相对于手动编码方法而言,还可大幅缩减占用面积并优化时序问题。采用beta版的设计人员都实现了优于传统手动工作 ...
https://www.eeworm.com/dl/877220.html
下载: 2
查看: 9455