搜索结果

找到约 3,953 项符合 异步时序 的查询结果

按分类筛选

显示更多分类

技术资料 TD_SCDMA系统联合检测硬件实现

·摘要:  联合检测作为TD-SCDMA系统的关键技术之一,可以为系统降低干扰、提高频率利用率、扩大容量、削弱远近效应的影响、降低功控要求,而且,对降低无线网络成本也起到很大的作用.本文介绍了用硬件实现终端联合检测的方法,并给出仿真时序图.  ...
https://www.eeworm.com/dl/952686.html
下载: 9
查看: 1594

技术资料 ds1302 spi msp430

编译器用的是EW430,DS1302通讯是SPI接口,但输入输出是一根线,网上大部分程序是用IO口模拟时序,我用的是MSP430F249的内部SPI模块,这样程序效率高,把CPU的SIMO,SOMI接在一起,多用了个CPU引脚
https://www.eeworm.com/dl/980480.html
下载: 6
查看: 3656

技术资料 无字库12864液晶中文资料

探索无字库12864液晶显示器的开发精髓,这份资料将带你从基础时序图入手,逐步深入到实际代码实现。无论你是初学者还是有一定经验的开发者,都能从中找到适合自己的学习路径。通过丰富的示例和详细的注释,让你轻松掌握12864液晶屏的应用。 ...
https://www.eeworm.com/dl/994523.html
下载: 1
查看: 69

单片机编程 如何使用高级触发测量程序跑飞

如何使用高级触发测量程序跑飞:LA系列逻辑分析仪内部集成了32位的定时器、32位的计数器和高速比较模块,高效的使用以上模块资源可以使您的测量事半功倍。逻辑分析仪在实际应用中主要作用有:1.观察波形,看看测量波形中是否存在毛刺、干扰、频率是否正确等;2.时序测量,对被测信号进行时序校对,看看操作时序是否符合要求 ...
https://www.eeworm.com/dl/502/31247.html
下载: 173
查看: 1082

技术资料 FAN6204 — 反激和正激续流整流的同步整流控制器应用资料

同步整流芯片FAN6024应用资料本应用手册给出了飞兆半导体次级同步整流控制器 (SR)FAN6204的设计要点,适用于连续导通模式 (CCM)、断续导通模式(DCM)、准谐振(QR)反 激式变换器以及双管正激续流整流(图1和图2)。 FAN6204采用了独创的线性预测时序控制技术,用于决 定SR MOSFET的开通与关断时序。该控制技术只 ...
https://www.eeworm.com/dl/845869.html
下载: 8
查看: 6059

测试测量 基于1553B总线的BU-61580芯片测试系统的设计

BU-61580芯片测试系统用于检测DDC公司的BU-61580系列芯片的总线协议功能和电气特性,筛选失效芯片,并具备芯片接口时序调整功能,可检验芯片在不同的接口环境和工作方式下的特殊表现。以Windows XP为开发平台,标准VC++为开发工具,针对该芯片设计一套测试系统。PCI总线接口的专用芯片测试卡能够方便的插入待测试的芯片,与 ...
https://www.eeworm.com/dl/544/41579.html
下载: 162
查看: 1097

技术资料 基于FPGA的工业现场信息控制通道的设计与开发

作者在了解FPGA技术的基础上,成功开发大型工业打印机中最核心的控制部分――打印控制卡。该控制卡采用FPGA芯片作为核心芯片,并配以适当的外围接口电路,通过PCI总线与上位机交互,软硬件结合。最终实现上位机与打印头之间的数据处理及传输。作者根据XJ126R打印头严格的工作时序要求,在FPGA芯片内部的VHDL程序部分编写了 ...
https://www.eeworm.com/dl/912063.html
下载: 3
查看: 2204

技术资料 基于TMS320F2812DSP的无速度传感器矢量控制系统研究.rar

本文将探讨如何在实验平台上实现高性能的无速度传感器矢量控制系统,为其实用化奠定坚实的基础. 采用高性能的TMS320F2812 DSP,将扩展卡尔曼滤波(EKF-Extended Kalman Filler)估计的转速作为反馈参与速度闭环控制,将EKF估计的转子磁链用于磁场定向,以实现无速度传感器矢量控制. 首先介绍了三相异步电机的数学模型,分析了EKF的 ...
https://www.eeworm.com/dl/895697.html
下载: 8
查看: 4962

技术资料 基于FPGA的可重构系统设计.rar

本课题在分析国内外可重构系统的研究现状及实现方法的基础上,提出并设计一种由CPLD控制的基于FPGA的可重构系统。其中,FLASH存储器存储多种逻辑功能的配置数据流;CPLD控制系统的可重构过程;FPGA执行不同的逻辑功能。课题的主要研究内容包括,基于FPGA的可重构系统硬件电路设计,系统异步接收器模块、FLASH存储器读写控制 ...
https://www.eeworm.com/dl/898644.html
下载: 4
查看: 4786

其他 数字时控器 题目要求: 1、 在定时范围1分钟内

数字时控器 题目要求: 1、 在定时范围1分钟内,用开关设置两个任意时刻t1和t2,到t1时能够自动启动某一过程,t2时停止该过程. 2、 定时精度1s 3、 时间由数码管显示. 4、要求计数器具有异步清零功能,计数控制功能
https://www.eeworm.com/dl/534/218647.html
下载: 22
查看: 1113