搜索结果

找到约 39,824 项符合 延时算法 的查询结果

VIP专区 VIP专区-嵌入式/单片机编程源码精选合集系列(71)

VIP专区-嵌入式/单片机编程源码精选合集系列(71)资源包含以下内容:1. LPC2200的实验原代码,ADS 1.2集成开发环境练习.2. LPC2200的汇编指令实验原代码工程,周立功的2200实验板.3. 这一一个讲I2C的程序。是FPGA硬件程序。非常好的哦。.4. M3355的源代码.5. SAMSUNG 5009的源代码.6. ZORAN 962/966 SOURCE CODE,DVD chip.7. ...
https://www.eeworm.com/vipdownload/169.html
下载: 52
查看: 7865

GPS编程 广义的互相提取时延算法,此程序是基于matlab的源程序,适用于非高斯信号和高斯白噪声的情况

广义的互相提取时延算法,此程序是基于matlab的源程序,适用于非高斯信号和高斯白噪声的情况
https://www.eeworm.com/dl/693/251959.html
下载: 178
查看: 1145

数值算法/人工智能 整数时延和分数时延的方法。分数时延是用的基于拉格朗日插值的FIR滤波!然后256个点读取数据 进行GCCPHAT的算法

整数时延和分数时延的方法。分数时延是用的基于拉格朗日插值的FIR滤波!然后256个点读取数据 进行GCCPHAT的算法,算出时延 汇出图形!
https://www.eeworm.com/dl/518/401803.html
下载: 169
查看: 1358

人工智能/神经网络 采用遗传算法直接优化数字PID控制器参数,并控制一个带时延的系统,仿真结果表明遗传算法收 敛较快,得到的PID控制器控制效果明显优于传统的PID控制。

采用遗传算法直接优化数字PID控制器参数,并控制一个带时延的系统,仿真结果表明遗传算法收 敛较快,得到的PID控制器控制效果明显优于传统的PID控制。
https://www.eeworm.com/dl/650/424963.html
下载: 112
查看: 1097

matlab例程 带时延的纯方位角单站跟踪算法,它有效地解决了用EKF算法进行纯方位角跟踪时可能出现的不稳定和滤波发散现象以及声音信号的时延问题。

带时延的纯方位角单站跟踪算法,它有效地解决了用EKF算法进行纯方位角跟踪时可能出现的不稳定和滤波发散现象以及声音信号的时延问题。
https://www.eeworm.com/dl/665/448977.html
下载: 120
查看: 1088

无线通信 基于时延差和频分复用的节点定位系统

在机器人的广泛应用中,为了获取各种参数和数据,确定各机器人基站的相对位置是极为重要的。为了安全和节省成本,对传感器网络采用了时延差定位算法和频分复用传输模式,即可获得传感器网络节点的相对位置。定位系统的搭建包括发射和接收两部分,并采用了水声换能器进行电-声转换和声-电转换。通过测试,该定位系统利用测试 ...
https://www.eeworm.com/dl/510/36147.html
下载: 127
查看: 1056

其他文档 一种利用高阶谱相位数据进行时延估计的新方法

时延估计  高阶累积量  matlab算法 
https://www.eeworm.com/dl/508092.html
下载: 1
查看: 31

学术论文 JPEG2000二维离散小波变换快速算法研究和FPGA实现

相对于JPEG中二维离散余弦变换(2DDCT)来说,在JPEG2000标准中,二维离散小波变换(2DDWT)是其图像压缩系统的核心变换。在很多需要进行实时处理图像的系统中,如数码相机、遥感遥测、卫星通信、多媒体通信、便携式摄像机、移动通信等系统,需要用芯片实现图像的编解码压缩过程。虽然有许多研究工作者对图像处理的小波变换进行 ...
https://www.eeworm.com/dl/514/10025.html
下载: 87
查看: 1153

学术论文 动态可重构FPGA的布局布线算法研究

可编程逻辑芯片特别是现场可编程门阵列(Field-Programmable Gate Array,FPGA)芯片的快速发展,使得新的芯片能够根据具体应用动态地调整结构以获得更好的性能,这类芯片称为动态可重构FPGA芯片(Dynamically ReconfigurableFPGA,DRFPGA)。然而,使用这类芯片构建的可重构系统在实际应用前还有许多问题需要解决。一个基本的 ...
https://www.eeworm.com/dl/514/12384.html
下载: 174
查看: 1075

学术论文 几种用于FPGA的新型有效混合布线算法

采用现场可编程门阵列(FPGA)可以快速实现数字电路,但是用于生成FPGA编程的比特流文件的CAD工具在编制大规模电路时常常需要数小时的时间,以至于许多设计者甚至通过在给定FPGA上采用更多的资源,或者以牺牲电路速度为代价来提高编制速度。电路编制过程中大部分时间花费在布线阶段,因此有效的布线算法能极大地减少布线时间 ...
https://www.eeworm.com/dl/514/13044.html
下载: 35
查看: 1047