搜索结果
找到约 95,289 项符合
延时程序 的查询结果
按分类筛选
- 全部分类
- 单片机开发 (105)
- 单片机编程 (46)
- 汇编语言 (25)
- VIP专区 (23)
- 技术资料 (13)
- 嵌入式/单片机编程 (11)
- 学术论文 (7)
- matlab例程 (7)
- 其他 (7)
- VHDL/FPGA/Verilog (7)
- 其他嵌入式/单片机内容 (6)
- 微处理器开发 (5)
- 软件设计/软件工程 (5)
- DSP编程 (4)
- 驱动编程 (3)
- 源码 (3)
- 开发工具 (2)
- 书籍源码 (2)
- 嵌入式综合 (2)
- 其他行业 (2)
- uCOS (2)
- Internet/网络编程 (2)
- 通讯/手机编程 (2)
- Linux/Unix编程 (2)
- 其他书籍 (2)
- 笔记 (2)
- 汇编编程 (1)
- C/C++语言编程 (1)
- 单片机相关 (1)
- 技术书籍 (1)
- 电源技术 (1)
- 仿真技术 (1)
- 网络 (1)
- 串口编程 (1)
- 嵌入式Linux (1)
- 文章/文档 (1)
- 操作系统开发 (1)
- 邮电通讯系统 (1)
- GPS编程 (1)
- 系统设计方案 (1)
- 数值算法/人工智能 (1)
- 数学计算 (1)
- 通讯编程文档 (1)
- 数据库系统 (1)
- Java编程 (1)
- 教育系统应用 (1)
- VC书籍 (1)
- 电子书籍 (1)
单片机开发 本程序是本人毕业论文时设计的
本程序是本人毕业论文时设计的,是在MAPLE环境下,用PIC16F87X汇编写的,功能是实现用单片机控制一个小型机器人的动作
单片机开发 一款可实现小风扇转动时通过风叶上的LED改变风叶显示图像的ASM程序。如果需要更详细的
一款可实现小风扇转动时通过风叶上的LED改变风叶显示图像的ASM程序。如果需要更详细的,与我联系,QQ:443955709,Email:ljflk2001@yahoo.com.cn
技术管理 DSP应用程序的移植和软件架构体系 本文详细的介绍了DM642应用程序的移植和软件架构体系! 有助于各位朋友设计dm642时参考!
DSP应用程序的移植和软件架构体系
本文详细的介绍了DM642应用程序的移植和软件架构体系! 有助于各位朋友设计dm642时参考!
人工智能/神经网络 一些MATLAB的程序,,其中有BP神经网络集成的程序,在数据处理时采用归一化函数
一些MATLAB的程序,,其中有BP神经网络集成的程序,在数据处理时采用归一化函数
其他 编写本程序时
编写本程序时,所使用的是传输层的UDP协议,不分服务器和客户端,采用对等实体的形似实现信息的传输。运用java.net.DatagramPacket类和java.net.DatagrameSocket类实现套接和数据的传输。并且采用组播形式进行数据信息的传递。使用三个简单协议数据单元(PDU),即JOIN PDU,LEAVE PDU,MESSAGE PDU。分别表示首次连接时组播 ...
Java编程 当我们编写JAVA应用程序时
当我们编写JAVA应用程序时,主要是在第四层即应用层工作。一般说来,不必关心TCP/UDP层,这是因为java.net包已提供了系统无关的底层实现。然而,理解TCP和UDP对于决定选择使用哪种java类,还是十分必要的
Windows Mobile 这个程序有PC的服务端和Pocket PC上的客户端两个部分。服务端运行时
这个程序有PC的服务端和Pocket PC上的客户端两个部分。服务端运行时,按下开始就可以从PC机的摄像头捕获视频,并且使用H.263编码进行压缩。这时服务端将在TCP的8765端口进行监听;这时运行客户端,输入服务器IP地址并点击“连接”,在网络正常的情况下,将实时显示服务端摄像头捕捉到的画面,画面的实时性取决于网络的带宽 ...
其他数据库 企业事务管理系统 1. 登录时初始用户名和密码为: sys:sys adm:adm 2. 阅读和执行源代码程序 (1)复制内容到本地机
企业事务管理系统
1. 登录时初始用户名和密码为:
sys:sys
adm:adm
2. 阅读和执行源代码程序
(1)复制内容到本地机,并取消相应目录及其下属内容的“只读”属性。
(2)双击“源代码\Affairs”文件夹内的Affairs.pjx工程文件,在VFP 6.0工作环境下打开工程,即可查阅代码并运行程序。 ...
单片机开发 这是我做项目时的一个NX25P40(FLASH)芯片测试程序。相信对做单片机开发需要大容量FLASH的朋友有帮助。该测试程序采用keil51开发
这是我做项目时的一个NX25P40(FLASH)芯片测试程序。相信对做单片机开发需要大容量FLASH的朋友有帮助。该测试程序采用keil51开发,完全通过测试。
VHDL/FPGA/Verilog 这是一个数字时钟的Verilog程序 仿真通过 能实现秒 分 时 计时
这是一个数字时钟的Verilog程序 仿真通过 能实现秒 分 时 计时