搜索结果

找到约 3,570 项符合 底层逻辑 的查询结果

其他 监控程序(Monitor)的主要功能是对应用系统硬件及底层软件进行调试

监控程序(Monitor)的主要功能是对应用系统硬件及底层软件进行调试,也称为Debug程序,是最基本的调试工具。MC9S12DG128的Flash有128K,RAM有8K,而监控程序源代码占用不到3K FLASH,占用23字节RAM。这对用户程序的空间影响并不大。异步串行口是要用来做与PC通讯服务的,监控程序可以用,应用程序当然也可以使用。 ...
https://www.eeworm.com/dl/534/269810.html
下载: 88
查看: 1077

Windows CE wince底层驱动开发代码 ARM作为一种嵌入式系统处理器

wince底层驱动开发代码 ARM作为一种嵌入式系统处理器,以高性能、低功耗、低成本等优点占领了大部分市场。目前最常见的是ARM7和ARM9两个系列。随着人们对系统功能提出了更高的要求,ARM7在某些应用中已经不能胜任,性能更加强劲的ARM9处理器逐渐占据了高端产品市场。. ...
https://www.eeworm.com/dl/674/269815.html
下载: 176
查看: 1038

其他 演示如何基于OSWorkflow构建业务系统

演示如何基于OSWorkflow构建业务系统,即如何将原来程序内硬编码的业务过程抽取出来,放到底层的工作流引擎中,上层业务模块只进行具体业务动作的执行,同时演示着两层如何“集成”。 本系统演示三个方面:业务处理和OSWorkflow的基本“集成”、工作流引擎根据工作流定义调用业务处理逻辑、基于业务数据的工作流跳转 业务 ...
https://www.eeworm.com/dl/534/270257.html
下载: 126
查看: 1056

单片机开发 SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC

SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
https://www.eeworm.com/dl/648/271258.html
下载: 62
查看: 1068

驱动编程 windows 底层驱动

windows 底层驱动,用来初始化pci设备,tuner 一般是iic配置
https://www.eeworm.com/dl/618/271394.html
下载: 147
查看: 1040

驱动编程 pci 底层驱动

pci 底层驱动,初始化音频设备,初始化后audio数据从pci流出
https://www.eeworm.com/dl/618/271397.html
下载: 172
查看: 1020

驱动编程 pci 底层驱动

pci 底层驱动,初始化遥控设备,初始化后可以用其中的api函数方便的控制遥控设备。
https://www.eeworm.com/dl/618/271398.html
下载: 66
查看: 1025

驱动编程 pci-tv卡底层驱动源代码

pci-tv卡底层驱动源代码,初始化tv设备,初始化后数据从pci流出
https://www.eeworm.com/dl/618/271402.html
下载: 126
查看: 1061

VHDL/FPGA/Verilog VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考

VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
https://www.eeworm.com/dl/663/272029.html
下载: 122
查看: 1082

数据结构 稀疏矩阵运算器 本程序要求用“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵

稀疏矩阵运算器 本程序要求用“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵,实现两个矩阵相加、相减和相乘的运算。具体有以下几点: 1.本程序中稀疏矩阵的输入形式采用三元组表示,而运算结果的矩阵则以通常的阵列形式列出。本实验的三元组输入顺序为在行号小的优先的条件下,列号小的输入!要求输入的行数与列数不大 ...
https://www.eeworm.com/dl/654/272206.html
下载: 56
查看: 1171