搜索结果

找到约 2,670 项符合 布尔逻辑 的查询结果

数据结构 稀疏矩阵运算器 以“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵

稀疏矩阵运算器 以“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵
https://www.eeworm.com/dl/654/268455.html
下载: 94
查看: 1127

嵌入式/单片机编程 译码器的逻辑功能是将已赋予特定含义的一组二进制输入代码的原意"翻译"出来,变成对应的输出高低电平信号.该程序为3-8译码器.基于VHDL,其开发环境是MAXPLUS2.

译码器的逻辑功能是将已赋予特定含义的一组二进制输入代码的原意"翻译"出来,变成对应的输出高低电平信号.该程序为3-8译码器.基于VHDL,其开发环境是MAXPLUS2.
https://www.eeworm.com/dl/647/269003.html
下载: 80
查看: 1601

其他书籍 从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog

从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog
https://www.eeworm.com/dl/542/269024.html
下载: 145
查看: 1082

VHDL/FPGA/Verilog VHDL硬件描述语言与数字逻辑电路设计

VHDL硬件描述语言与数字逻辑电路设计,需要的朋友可以下载。
https://www.eeworm.com/dl/663/269579.html
下载: 46
查看: 1053

单片机开发 SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC

SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
https://www.eeworm.com/dl/648/271258.html
下载: 62
查看: 1068

VHDL/FPGA/Verilog VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考

VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
https://www.eeworm.com/dl/663/272029.html
下载: 122
查看: 1082

数据结构 稀疏矩阵运算器 本程序要求用“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵

稀疏矩阵运算器 本程序要求用“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵,实现两个矩阵相加、相减和相乘的运算。具体有以下几点: 1.本程序中稀疏矩阵的输入形式采用三元组表示,而运算结果的矩阵则以通常的阵列形式列出。本实验的三元组输入顺序为在行号小的优先的条件下,列号小的输入!要求输入的行数与列数不大 ...
https://www.eeworm.com/dl/654/272206.html
下载: 56
查看: 1171

电子书籍 语言基础(初学都必修)包括数据类型、运算符与表达式,运算符和表达式,逻辑运算符和逻辑表达式,C语言中的关键字,定义宏和使用宏定义,数据类型转换

语言基础(初学都必修)包括数据类型、运算符与表达式,运算符和表达式,逻辑运算符和逻辑表达式,C语言中的关键字,定义宏和使用宏定义,数据类型转换
https://www.eeworm.com/dl/cadence/ebook/272712.html
下载: 97
查看: 1086

单片机开发 以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮

以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮点运算 ,测量结 果显示于液晶屏上 ...
https://www.eeworm.com/dl/648/272734.html
下载: 59
查看: 1065

单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块

简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
https://www.eeworm.com/dl/648/273696.html
下载: 191
查看: 1080