搜索结果
找到约 23,064 项符合
工频陷波器 的查询结果
通讯编程文档 观察三角波和反三角波序列的时域和幅频特性
观察三角波和反三角波序列的时域和幅频特性
软件设计/软件工程 自适应回波抵消器和语音编解码器的设计实现.
自适应回波抵消器和语音编解码器的设计实现.
RFID编程 DPLL由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成. 整个系统的中心频率(即signal_in和signal_out的码速率的2倍) 为clk/8/N. 模K
DPLL由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成.
整个系统的中心频率(即signal_in和signal_out的码速率的2倍)
为clk/8/N. 模K加减计数器的K值决定DPLL的精度和同步建立时间,K越大,则同步建立时间长,同步精度高.反之则短,低. ...
DSP编程 用DSPF2812事件管理器产生PWM波
用DSPF2812事件管理器产生PWM波
中间件编程 使用verilog编写分频器
使用verilog编写分频器,包括奇分频和偶分频,可以进行任意奇偶分频
其他 任意整数分频器的vhdl源程序,放心使用. 无版权问题,欢迎copy.
任意整数分频器的vhdl源程序,放心使用.
无版权问题,欢迎copy.
VHDL/FPGA/Verilog 分频器
分频器,自己尝试编辑的,20和40分频,可以
嵌入式/单片机编程 基于fpga和sopc的用VHDL语言编写的EDA数控分频器
基于fpga和sopc的用VHDL语言编写的EDA数控分频器
单片机开发 利用AVR单片机Mega16的定时器0的溢出中断实现2.5KHz的方波
利用AVR单片机Mega16的定时器0的溢出中断实现2.5KHz的方波
VHDL/FPGA/Verilog 基于vhdl的数控分频器设计的源代码及仿真
基于vhdl的数控分频器设计的源代码及仿真