搜索结果
找到约 23,624 项符合
小数分频器 的查询结果
按分类筛选
VHDL/FPGA/Verilog 给出了数字跑表的源代码
给出了数字跑表的源代码,设计了分频模块,实现了真实的时间计数,通过这个工程的训练,能更好的了解Quartus II数字电路开发的过程。
单片机开发 PWM经过RC滤波产生电压,经过XTR115产生4-20mA电流输出,要点是XTR115的电压输入问题,自身为两线制,+5V输出提供不了较大电流,需要用DCDC,RC滤波采用钽电容和4.7k-4.9k
PWM经过RC滤波产生电压,经过XTR115产生4-20mA电流输出,要点是XTR115的电压输入问题,自身为两线制,+5V输出提供不了较大电流,需要用DCDC,RC滤波采用钽电容和4.7k-4.9k的低温漂电阻能得到较高线形度,PWM输出为AVR单片机16位,模式15,不分频
VHDL/FPGA/Verilog 设计并调试好一个能产生”梁祝”曲子的音乐发生器
设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。
设计思路
根据系统 ...
单片机开发 CONTROL89C51串口控制程序
CONTROL89C51串口控制程序, 输入: 波特率分频系数, 波特率分频常数,主机方式: 控制传输-设置USB配置
其他嵌入式/单片机内容 Holtek单片机源码:此应用示范了使用HT48C10单片机的 16 位定时计数器产生内部中断以实现计时功能。这个应用依靠系统时钟频率作为计时的基准。此处所示的应用使用了 400KHz的系统时钟
Holtek单片机源码:此应用示范了使用HT48C10单片机的 16 位定时计数器产生内部中断以实现计时功能。这个应用依靠系统时钟频率作为计时的基准。此处所示的应用使用了 400KHz的系统时钟,通过内部除四分频产生 100KHz 的定时/计数器时钟。对于一个 16 位的计数器最大计数值为 65536,这将每隔 0.65536 秒产生一个内部中断。但 ...
VHDL/FPGA/Verilog VHDL语言
VHDL语言,动态数码管扫描显示。包含分频程序和扫描键盘程序。
系统设计方案 数字逻辑课程设计报告
数字逻辑课程设计报告,包括分频,分流等内容
VHDL/FPGA/Verilog EP2C CYCONLY 系列的FPGA时钟测试程序
EP2C CYCONLY 系列的FPGA时钟测试程序,是由内部时钟分频后,点亮数码显示灯来证明的。绝对好用的程序。编写的执行效率很高