搜索结果
找到约 19,414 项符合
寄存器配置 的查询结果
按分类筛选
- 全部分类
- 单片机编程 (34)
- 技术资料 (32)
- 单片机开发 (20)
- 学术论文 (16)
- DSP编程 (10)
- 微处理器开发 (10)
- 嵌入式/单片机编程 (7)
- 其他嵌入式/单片机内容 (6)
- 其他 (3)
- VHDL/FPGA/Verilog (3)
- VIP专区 (3)
- 技术教程 (2)
- 嵌入式综合 (2)
- 存储器技术 (2)
- Linux/Unix编程 (2)
- 其他书籍 (2)
- 手册 (2)
- 源码 (2)
- 开发工具 (1)
- 单片机相关 (1)
- 图形图像 (1)
- 技术书籍 (1)
- 教程资料 (1)
- 传感与控制 (1)
- 可编程逻辑 (1)
- 串口编程 (1)
- 中间件编程 (1)
- uCOS (1)
- 文章/文档 (1)
- 文件格式 (1)
- 软件设计/软件工程 (1)
- 电子书籍 (1)
- 通讯编程文档 (1)
- 汇编语言 (1)
- 其他文档 (1)
- 书籍 (1)
其他 Sparc V8体系结构手册 sparc是一种处理器体系结构 其中描述了sparc特有的寄存器窗口 内存模式等
Sparc V8体系结构手册 sparc是一种处理器体系结构 其中描述了sparc特有的寄存器窗口 内存模式等
VHDL/FPGA/Verilog 5位的操作数X和Y输入后暂存在寄存器A和B中
5位的操作数X和Y输入后暂存在寄存器A和B中,两位的操作控制码control暂存在寄存器C中,按照control码的不同,分布实现下列操作:
00控制X+Y
01控制X-Y
10控制X and Y
11控制 X xor Y
运算结果暂存在寄存器D中,然后输出。
VHDL/FPGA/Verilog 5位的操作数X和Y输入后暂存在寄存器A和B中
5位的操作数X和Y输入后暂存在寄存器A和B中,两位的操作控制码control暂存在寄存器C中,按照control码的不同,分布实现下列操作:
00控制X+Y
01控制X-Y
10控制X and Y
11控制 X xor Y
运算结果暂存在寄存器D中,然后输出。
VHDL/FPGA/Verilog vhdl编程 实现移位寄存器 左移动和右移动
vhdl编程 实现移位寄存器 左移动和右移动
VHDL/FPGA/Verilog vhdl编程 实现移位寄存器。左移和右移
vhdl编程 实现移位寄存器。左移和右移
VHDL/FPGA/Verilog vhdl编程 实现移位寄存器。左移和右移
vhdl编程 实现移位寄存器。左移和右移
VHDL/FPGA/Verilog 带有同步预置的加载左右移位寄存器VHDL源代码
带有同步预置的加载左右移位寄存器VHDL源代码
DSP编程 dsp的c语言控制时间寄存器
dsp的c语言控制时间寄存器,灯分时闪亮
VHDL/FPGA/Verilog 这是一个由得到的命令(地址)从RAM 中读取命令并送入一个名为FUNREG的寄存器的代码,和前面的MINICORE 可以衔接,属于mikroprogrammbar steuerwerk(可编程的控制器
这是一个由得到的命令(地址)从RAM 中读取命令并送入一个名为FUNREG的寄存器的代码,和前面的MINICORE 可以衔接,属于mikroprogrammbar steuerwerk(可编程的控制器) 与FSM (有限状态机)构成的控制器相对
VHDL/FPGA/Verilog 一种基于移位寄存器的CAM的VHDL实现,提供下载.
一种基于移位寄存器的CAM的VHDL实现,提供下载.