搜索结果
找到约 20,271 项符合
寄存器设置 的查询结果
按分类筛选
- 全部分类
- 单片机编程 (44)
- 单片机开发 (30)
- 技术资料 (16)
- 学术论文 (8)
- 微处理器开发 (7)
- DSP编程 (7)
- 其他嵌入式/单片机内容 (5)
- 嵌入式/单片机编程 (5)
- 其他 (4)
- 汇编语言 (4)
- 模拟电子 (3)
- 嵌入式Linux (3)
- 嵌入式综合 (3)
- VIP专区 (3)
- 技术教程 (2)
- 通信网络 (2)
- VHDL/FPGA/Verilog (2)
- USB编程 (2)
- 单片机相关 (1)
- 传感与控制 (1)
- 可编程逻辑 (1)
- 其他书籍 (1)
- Linux/Unix编程 (1)
- 通讯/手机编程 (1)
- 文章/文档 (1)
- 系统设计方案 (1)
- matlab例程 (1)
- 软件设计/软件工程 (1)
- 技术书籍 (1)
- 源码 (1)
- 笔记 (1)
Delphi控件源码 PC与三菱PLC通讯中读写各寄存器的DELPHI源码
PC与三菱PLC通讯中读写各寄存器的DELPHI源码
其他 高性能、低功耗的 AVR® 8 位微处理器 • 先进的 RISC 结构 – 133 条指令 – 大多数可以在一个时钟周期内完成 – 32 x 8 通用工作寄存器 + 外设控制寄存
高性能、低功耗的 AVR® 8 位微处理器
• 先进的 RISC 结构
– 133 条指令 – 大多数可以在一个时钟周期内完成
– 32 x 8 通用工作寄存器 + 外设控制寄存器
– 全静态工作
– 工作于16 MHz 时性能高达16 MIPS
嵌入式Linux Flash中内置了一个状态寄存器(Status Register
Flash中内置了一个状态寄存器(Status Register,SR)来指示Flash的当前工作状态和各种操作是否成功。要读取SR的当前值需要向CUI发送读状态寄存器命令(Read Status Register),命令码为0x70,SR中的内容将在DQ[7:0]上输出。The Read Status Register (0x70)command causes subsequent reads to output data from the SR ...
matlab例程 实现产生伪随机序列的部件 —— 线性反馈移位寄存器单元。 SFlog2为扩频因子的底数为2的对数值
实现产生伪随机序列的部件 —— 线性反馈移位寄存器单元。 SFlog2为扩频因子的底数为2的对数值,cycle为PN序列的周期,其值为2^SFlog2。initial_state为移位寄存器的初始状态,generator_polynomial_coefficient为生成PN序列所需的本原多项式,对应于移位寄存器的连接向量。 ...
DSP编程 DSPTMS320KF2407C语言 寄存器头文件
DSPTMS320KF2407C语言 寄存器头文件
DSP编程 DSPTMS320LF2407的寄存器的头文件模块的应用程序
DSPTMS320LF2407的寄存器的头文件模块的应用程序
VHDL/FPGA/Verilog 自动生成线形反馈移位寄存器的各种HDL源代码和原理图的工具
自动生成线形反馈移位寄存器的各种HDL源代码和原理图的工具
操作系统开发 读寄存器内容的源代码:用来测试而显示送入寄存器的值
读寄存器内容的源代码:用来测试而显示送入寄存器的值
文章/文档 双向可控移位寄存器及存储器设计实验 双向可控移位寄存器及存储器设计实验
双向可控移位寄存器及存储器设计实验
双向可控移位寄存器及存储器设计实验
单片机开发 事理管理器的定时器中断应用,定时器计数寄存器,定时器控制寄存器,定时器周期寄存器
事理管理器的定时器中断应用,定时器计数寄存器,定时器控制寄存器,定时器周期寄存器