搜索结果

找到约 22,570 项符合 实验5 外部中断实验 的查询结果

软件设计/软件工程 使用DVCC实验系统中的并行接口芯片8255A的B口作输入口

使用DVCC实验系统中的并行接口芯片8255A的B口作输入口,使工作于方式1,将PB0~PB7连接到手动开关K1~K8,将手动脉冲信号SP作为8255B口的选通信号,连接到PC2。将B品工作于方式1时的中断请求信号(PC0)连接到8255A的IR3,8255A的片选信号无需连接(系统已连接好)。8259A的CS连接地址译码输出端Y6,8259A的端口地址为60H、61H ...
https://www.eeworm.com/dl/684/241042.html
下载: 63
查看: 1114

Java编程 实验目的:让学生掌握开发Java应用程序的三个步骤:编写源文件、编译源文件和运行应用程序。掌握Java程序的基本语句。 1、试编写一个程序

实验目的:让学生掌握开发Java应用程序的三个步骤:编写源文件、编译源文件和运行应用程序。掌握Java程序的基本语句。 1、试编写一个程序,将1~500间能同时被2,5,7整除的数打印出来。 2、试编写一个程序,显示如图所示的一个数字金字塔。 1 121 12321 1234321 123454321 12345654321 1234567654321 123456787654 ...
https://www.eeworm.com/dl/633/246857.html
下载: 145
查看: 1169

编译器/解释器 这些是我们在学校里做汇编实验时做的。实验列表如下。里面有源代码。 1. 实验一 汇编编译器的使用及程序调试(必做) 4 2. 实验二 非压缩/压缩十进制码转换程序的设计与实现(必做) 11

这些是我们在学校里做汇编实验时做的。实验列表如下。里面有源代码。 1. 实验一 汇编编译器的使用及程序调试(必做) 4 2. 实验二 非压缩/压缩十进制码转换程序的设计与实现(必做) 11 3. 实验三 顺序程序设计(选做) 13 4. 实验四 分支程序设计(选做) 16 5. 实验五 循环程序设计(选做) 19 7. 实验七 字符串操作程序 ...
https://www.eeworm.com/dl/628/253556.html
下载: 148
查看: 1078

系统设计方案 上学期做的一个实验

上学期做的一个实验,我也没有太多的实验了,可能不够5个,我很希望加入本站,希望站主允许!
https://www.eeworm.com/dl/678/258993.html
下载: 124
查看: 1022

其他 使同学们掌握结构化数据流分析技术。 2.实验要求:要求做到使用结构化数据流分析技术分析课题需求

使同学们掌握结构化数据流分析技术。 2.实验要求:要求做到使用结构化数据流分析技术分析课题需求,写出详细的数据流图和数据字典,数据流图的基本处理的个数不得少与5个。 3.实验内容:用结构化数据流
https://www.eeworm.com/dl/534/268245.html
下载: 100
查看: 1064

微处理器开发 微机课的全部实验

微机课的全部实验,包括交通灯模拟,计数期模拟,中断设置
https://www.eeworm.com/dl/655/269604.html
下载: 128
查看: 1029

Linux/Unix编程 操作系统实验(LINUX): 设计一个虚拟存储区和内存工作区,并使用下列算法计算访问命中率. (1) 进先出的算法(FIFO) (2) 最近最少使用的算法(LRU) (3) 最佳淘汰算法(OP

操作系统实验(LINUX): 设计一个虚拟存储区和内存工作区,并使用下列算法计算访问命中率. (1) 进先出的算法(FIFO) (2) 最近最少使用的算法(LRU) (3) 最佳淘汰算法(OPT) (4) 最少访问页面算法(LFU) (5) 最近最不经常使用算法(NUR) 命中率=(1-页面失效次数)/页地址流长度 ...
https://www.eeworm.com/dl/619/269896.html
下载: 89
查看: 2304

系统设计方案 本实验通过DOS功能调用编制和调试一个自制时钟程序

本实验通过DOS功能调用编制和调试一个自制时钟程序,要求设置一个新的1ch中断处理程序并常驻内存,实现在屏幕右上角显示当时的时间:按XX:XX:XX形式显示,并且能正确进位,24小时应消零。同时,在显示时间时,DOS系统能正确处理各种命令,正确执行应用程序。 ...
https://www.eeworm.com/dl/678/270699.html
下载: 40
查看: 1026

单片机开发 SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC

SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作 ...
https://www.eeworm.com/dl/648/271258.html
下载: 62
查看: 1068

单片机开发 单片机硬件实验代码

单片机硬件实验代码,其中分为软件和硬件两部分,软件有常用的加减乘除,进制转换,硬件有按键,中断
https://www.eeworm.com/dl/648/272062.html
下载: 184
查看: 1012